-
-
-
-
-
-
-
HomeSite map
SoC/Offres d'emplois/Stages/2012-2013/SYEL/Architecture paralèlle d'un décodeur AAC Print page

03/05/13

Architecture parallèle pour le décodage de N flux simultanées

Le projet ANR SurfOnhertz (2010 – 2013) sintéresse à la réalisation d’un récepteur parallèle permettant de démoduler simultanément plusieurs standards de radio-diffusion analogiques et numériques et d’effectuer des traitements parallèles sur les flux restitués en bande de base (reconnaissance de média, classification de genre, détection de publicité, etc.). Une plateforme pour les normes analogiques est dès lors opérationnelle et le prototype de récepteur numérique est en cours. La norme DRM nécessite de décompresser les informations ramenées en bande de base pour restituer le son. Dans le contexte d’une réception simultanée de plusieurs médias en parallèle, il est alors nécessaire de décoder simultanément tous les canaux en bande de base. La norme de compression utilisée en radio numérique correspond à du MPEG4 HE-AAC (High Efficiency Audio Advance Coding) référencée ISO/IEC14496-3 :2001/AMD 4. L'objectifs du stage est proposer une nouvelle architecture parallèle à partir d'une IP d'un décodeur MPEG4 déjà développé + un processeur Nios SoftCore pour restituer le son.


Les objectifs de ce stage sont :


1°) Etudier le décodeur MPEG4 AAC (IP fournit)

2°) Proposer une nouvelle architecture parallèle à base de FPGA.

3°) Développer un démonstrateur

4°) Etablir les performances à partir de vérité terrain


Contact :

khalil.hachicha(at)gmail(.)com

olivier.romain@gmail.com


Laboratoires d'acceuil :


LIP6, Département SOC, Groupe SYEL.

Tour 66, 1er étage.

4 place Jussieu 75252, Paris;


Equipe ASTRE
Site ENSEA, Bureau 301
6 rue du Ponceau
95014 Cergy cedex

 

Rémunération : 436 euros/mois.


LIP6 LIP6-SoC LIP6 CNRS UPMC