Changes between Version 8 and Version 9 of EcritureBascule


Ignore:
Timestamp:
Oct 8, 2007, 12:01:10 PM (17 years ago)
Author:
vasilevs
Comment:

--

Legend:

Unmodified
Added
Removed
Modified
  • EcritureBascule

    v8 v9  
    11{{{
    22#!html
    3 <h1> TP4-2 : Conditions d'écriture dans une bascule maître/esclave à échantillonnage sur front </h1>
     3<h1 align=center> TP4-2 : Conditions d'écriture dans une bascule maître/esclave à échantillonnage sur front </h1>
    44}}}
    55[[PageOutline]]
     
    1010On cherche à déterminer les temps de pré-établissement (tSU), de maintien (tH) et d'accès (tA) de la bascule SFF1_X4 à échantillonnage sur front montant de la bibliothèque SXLIB.
    1111
     12{{{
     13#!html
     14<div align=center>
     15}}}
    1216[[Image(chronoSff.png, nolink)]]
     17{{{
     18#!html
     19</div>
     20}}}
    1321
    1422Saisir en format .spi le schéma de la bascule SFF1_X4 de la figure 2.2.
     
    2129> ~trncomun/TP/2006/TP4/Fichiers/bascule/ts_x1.spi
    2230}}}
    23 
     31{{{
     32#!html
     33<div align=center>
     34}}}
    2435[[Image(sff1_x4.png, nolink)]]
    2536
    2637[[Image(tristate.png, nolink)]]
    27 
    28 * pour faciliter le debug de la connectique par les encadrants au cours du TP, veiller à conserver les mêmes noms de signaux et d'instance que dans le schéma.
    29 * Le schéma électrique du tristate avec sortie inverseuse est donné figure 2.3
    30 * Ne pas oublier d'initialiser le noeud mémorisant X du latch maître au début de simulation avec la commande .IC.
    31 * On supposera une période de 10 ns, un rapport cyclique de 50 % et des fronts de 0.5ns pour l'horloge CK.
     38{{{
     39#!html
     40</div>
     41}}}
     42 * pour faciliter le debug de la connectique par les encadrants au cours du TP, veiller à conserver les mêmes noms de signaux et d'instance que dans le schéma.
     43 * Le schéma électrique du tristate avec sortie inverseuse est donné figure 2.3
     44 * Ne pas oublier d'initialiser le noeud mémorisant X du latch maître au début de simulation avec la commande .IC.
     45 * On supposera une période de 10 ns, un rapport cyclique de 50 % et des fronts de 0.5ns pour l'horloge CK.
    3246
    3347 = 2.2 Mesure du temps d'accès =