source: branches/MESI/modules/vci_cc_vcache_wrapper/caba/source/include/vci_cc_vcache_wrapper.h @ 700

Last change on this file since 700 was 700, checked in by haoliu, 10 years ago

MESI: Adding the counters in the vci_mem_cache component to analyse the performance.

File size: 38.9 KB
Line 
1/* -*- c++ -*-
2 *
3 * File : vci_cc_vcache_wrapper.h
4 * Copyright (c) UPMC, Lip6, SoC
5 * Authors : Alain GREINER, Yang GAO
6 * Date : 27/11/2011
7 *
8 * SOCLIB_LGPL_HEADER_BEGIN
9 *
10 * This file is part of SoCLib, GNU LGPLv2.1.
11 *
12 * SoCLib is free software; you can redistribute it and/or modify it
13 * under the terms of the GNU Lesser General Public License as published
14 * by the Free Software Foundation; version 2.1 of the License.
15 *
16 * SoCLib is distributed in the hope that it will be useful, but
17 * WITHOUT ANY WARRANTY; without even the implied warranty of
18 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
19 * Lesser General Public License for more details.
20 *
21 * You should have received a copy of the GNU Lesser General Public
22 * License along with SoCLib; if not, write to the Free Software
23 * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
24 * 02110-1301 USA
25 *
26 * SOCLIB_LGPL_HEADER_END
27 *
28 * Maintainers: cesar.fuguet-tortolero@lip6.fr
29 *              alexandre.joannou@lip6.fr
30 */
31
32#ifndef SOCLIB_CABA_VCI_CC_VCACHE_WRAPPER_H
33#define SOCLIB_CABA_VCI_CC_VCACHE_WRAPPER_H
34
35#include <inttypes.h>
36#include <systemc>
37#include "caba_base_module.h"
38#include "multi_write_buffer.h"
39#include "generic_fifo.h"
40#include "generic_tlb.h"
41#include "generic_cache.h"
42#include "vci_initiator.h"
43#include "dspin_interface.h"
44#include "dspin_dhccp_param.h"
45#include "mapping_table.h"
46#include "static_assert.h"
47#include "iss2.h"
48
49#define LLSC_TIMEOUT    10000
50
51namespace soclib {
52namespace caba {
53
54using namespace sc_core;
55
56////////////////////////////////////////////
57template<typename vci_param, 
58         size_t   dspin_in_width,
59         size_t   dspin_out_width,
60         typename iss_t>
61class VciCcVCacheWrapper
62////////////////////////////////////////////
63    : public soclib::caba::BaseModule
64{
65
66    typedef typename vci_param::fast_addr_t  paddr_t;
67
68    enum icache_fsm_state_e
69    {
70        ICACHE_IDLE,
71        // handling XTN processor requests
72        ICACHE_XTN_TLB_FLUSH,
73        ICACHE_XTN_CACHE_FLUSH,
74        ICACHE_XTN_CACHE_FLUSH_GO,
75        ICACHE_XTN_TLB_INVAL,
76        ICACHE_XTN_CACHE_INVAL_VA,
77        ICACHE_XTN_CACHE_INVAL_PA,
78        ICACHE_XTN_CACHE_INVAL_GO,
79        // handling tlb miss
80        ICACHE_TLB_WAIT,
81        // handling cache miss
82        ICACHE_MISS_SELECT,
83        ICACHE_MISS_CLEAN,
84        ICACHE_MISS_WAIT,
85        ICACHE_MISS_DATA_UPDT,
86        ICACHE_MISS_DIR_UPDT,
87        // handling unc read
88        ICACHE_UNC_WAIT,
89        // handling coherence requests
90        ICACHE_CC_CHECK,
91        ICACHE_CC_UPDT,
92        ICACHE_CC_INVAL,
93    };
94
95    enum dcache_fsm_state_e
96    {
97        DCACHE_IDLE,
98        // handling itlb & dtlb miss
99        DCACHE_TLB_MISS,
100        DCACHE_TLB_PTE1_GET,
101        DCACHE_TLB_PTE1_SELECT,
102        DCACHE_TLB_PTE1_UPDT,
103        DCACHE_TLB_PTE2_GET,
104        DCACHE_TLB_PTE2_SELECT,
105        DCACHE_TLB_PTE2_UPDT,
106        DCACHE_TLB_LR_UPDT,
107        DCACHE_TLB_LR_WAIT,
108        DCACHE_TLB_RETURN,
109            // handling processor XTN requests
110        DCACHE_XTN_SWITCH,
111        DCACHE_XTN_SYNC,
112        DCACHE_XTN_IC_INVAL_VA,
113        DCACHE_XTN_IC_FLUSH,
114        DCACHE_XTN_IC_INVAL_PA,
115        DCACHE_XTN_IT_INVAL,
116        DCACHE_XTN_DC_FLUSH,
117        DCACHE_XTN_DC_FLUSH_DATA,
118        DCACHE_XTN_DC_FLUSH_GO,
119        DCACHE_XTN_DC_INVAL_VA,
120        DCACHE_XTN_DC_INVAL_PA,
121        DCACHE_XTN_DC_INVAL_END,
122        DCACHE_XTN_DC_INVAL_GO,
123        DCACHE_XTN_DC_INVAL_DATA,
124        DCACHE_XTN_DT_INVAL,
125        //handling dirty bit update
126        DCACHE_DIRTY_GET_PTE,
127        DCACHE_DIRTY_WAIT,
128            // handling processor miss requests
129        DCACHE_MISS_SELECT,
130        DCACHE_MISS_CLEAN,
131        DCACHE_MISS_DATA,
132        DCACHE_MISS_WAIT,
133        DCACHE_MISS_DATA_UPDT,
134        DCACHE_MISS_DIR_UPDT,
135        DCACHE_MISS_BACKOFF,
136        // handling processor unc, ll and sc requests
137        DCACHE_UNC_WAIT,
138        DCACHE_LL_WAIT,
139        DCACHE_SC_WAIT,
140        // handling coherence requests
141        DCACHE_CC_CHECK,
142        DCACHE_CC_UPDT,
143        DCACHE_CC_INVAL,
144        DCACHE_CC_SEND_DATA,
145        // handling TLB inval (after a coherence or XTN request)
146        DCACHE_INVAL_TLB_SCAN,
147    };
148
149    enum cmd_fsm_state_e
150    {
151        CMD_IDLE,
152        CMD_INS_MISS,
153        CMD_INS_UNC,
154        CMD_DATA_MISS,
155        CMD_DATA_UNC_READ,
156        CMD_DATA_UNC_WRITE,
157        CMD_DATA_LL,
158        CMD_DATA_SC,
159        CMD_DATA_CAS,
160    };
161
162    enum rsp_fsm_state_e
163    {
164        RSP_IDLE,
165        RSP_INS_MISS,
166        RSP_INS_UNC,
167        RSP_DATA_MISS,
168        RSP_DATA_UNC,
169        RSP_DATA_LL,
170        RSP_DATA_WRITE,
171    };
172
173    enum cc_receive_fsm_state_e
174    {
175        CC_RECEIVE_IDLE,
176        CC_RECEIVE_BRDCAST_HEADER,
177        CC_RECEIVE_BRDCAST_NLINE,
178        CC_RECEIVE_INS_INVAL_HEADER,
179        CC_RECEIVE_INS_INVAL_NLINE,
180        CC_RECEIVE_INS_UPDT_HEADER,
181        CC_RECEIVE_INS_UPDT_NLINE,
182        CC_RECEIVE_DATA_INVAL_HEADER,
183        CC_RECEIVE_DATA_INVAL_NLINE,
184        CC_RECEIVE_DATA_UPDT_HEADER,
185        CC_RECEIVE_DATA_UPDT_NLINE,
186    };
187
188    enum cc_send_fsm_state_e
189    {
190        CC_SEND_IDLE,
191        CC_SEND_CLEANUP_1,
192        CC_SEND_CLEANUP_2,
193        CC_SEND_DATA_UPDT,
194        CC_SEND_MULTI_ACK_HEADER
195    };
196
197    /* transaction type, pktid field */
198    enum transaction_type_e
199    {
200        // b3 unused
201        // b2 READ / NOT READ
202        // if READ
203        //  b1 DATA / INS
204        //  b0 UNC / MISS
205        // else
206        //  b1 accÚs table llsc type SW / other
207        //  b2 WRITE/CAS/LL/SC
208        TYPE_DATA_UNC               = 0x0,
209        TYPE_READ_DATA_MISS         = 0x1,
210        TYPE_READ_INS_UNC           = 0x2,
211        TYPE_READ_INS_MISS          = 0x3,
212        TYPE_WRITE                  = 0x4,
213        TYPE_CAS                    = 0x5,
214        TYPE_LL                     = 0x6,
215        TYPE_SC                     = 0x7
216    };
217
218    /* SC return values */
219    enum sc_status_type_e
220    {
221        SC_SUCCESS  =   0x00000000,
222        SC_FAIL     =   0x00000001
223    };
224
225    // cc_send_type
226    typedef enum 
227    {
228        CC_TYPE_CLEANUP,
229        CC_TYPE_MULTI_ACK,
230    } cc_send_t;
231
232    // cc_receive_type
233    typedef enum 
234    {
235        CC_TYPE_CLACK,
236        CC_TYPE_BRDCAST,
237        CC_TYPE_INVAL,
238        CC_TYPE_UPDT,
239    } cc_receive_t;
240
241    // TLB Mode : ITLB / DTLB / ICACHE / DCACHE
242    enum 
243    {
244        INS_TLB_MASK    = 0x8,
245        DATA_TLB_MASK   = 0x4,
246        INS_CACHE_MASK  = 0x2,
247        DATA_CACHE_MASK = 0x1,
248    };
249
250    // Error Type
251    enum mmu_error_type_e
252    {
253        MMU_NONE                      = 0x0000, // None
254        MMU_WRITE_PT1_UNMAPPED        = 0x0001, // Write & Page fault on PT1
255        MMU_WRITE_PT2_UNMAPPED        = 0x0002, // Write & Page fault on PT2
256        MMU_WRITE_PRIVILEGE_VIOLATION = 0x0004, // Write & Protected access in user mode
257        MMU_WRITE_ACCES_VIOLATION     = 0x0008, // Write to non writable page
258        MMU_WRITE_UNDEFINED_XTN       = 0x0020, // Write & undefined external access
259        MMU_WRITE_PT1_ILLEGAL_ACCESS  = 0x0040, // Write & Bus Error accessing PT1
260        MMU_WRITE_PT2_ILLEGAL_ACCESS  = 0x0080, // Write & Bus Error accessing PT2
261        MMU_WRITE_DATA_ILLEGAL_ACCESS = 0x0100, // Write & Bus Error in cache access
262        MMU_READ_PT1_UNMAPPED         = 0x1001, // Read & Page fault on PT1
263        MMU_READ_PT2_UNMAPPED         = 0x1002, // Read & Page fault on PT2
264        MMU_READ_PRIVILEGE_VIOLATION  = 0x1004, // Read & Protected access in user mode
265        MMU_READ_EXEC_VIOLATION       = 0x1010, // Read & Exec access to a non exec page
266        MMU_READ_UNDEFINED_XTN        = 0x1020, // Read & Undefined external access
267        MMU_READ_PT1_ILLEGAL_ACCESS   = 0x1040, // Read & Bus Error accessing PT1
268        MMU_READ_PT2_ILLEGAL_ACCESS   = 0x1080, // Read & Bus Error accessing PT2
269        MMU_READ_DATA_ILLEGAL_ACCESS  = 0x1100, // Read & Bus Error in cache access
270    };
271
272    // miss types for data cache
273    enum dcache_miss_type_e
274    {
275        PTE1_MISS,
276        PTE2_MISS,
277        PROC_MISS,
278    };
279
280//    enum transaction_type_d_e
281//    {
282//        // b0 : 1 if cached
283//        // b1 : 1 if instruction
284//        TYPE_DATA_UNC     = 0x0,
285//        TYPE_DATA_MISS    = 0x1,
286//        TYPE_INS_UNC      = 0x2,
287//        TYPE_INS_MISS     = 0x3,
288//    };
289
290    //////////////////MODIFIED////////////////
291    enum content_line_cache_status_e
292    {
293        LINE_EMPTY,
294        LINE_CACHE_IN_TLB,
295        LINE_CACHE_CONTAINS_PTD,
296    };
297    //////////////////////////////////////////
298
299public:
300    sc_in<bool>                                p_clk;
301    sc_in<bool>                                p_resetn;
302    sc_in<bool>                                p_irq[iss_t::n_irq];
303    soclib::caba::VciInitiator<vci_param>      p_vci;
304    soclib::caba::DspinInput<dspin_in_width>   p_dspin_m2p;
305    soclib::caba::DspinOutput<dspin_out_width> p_dspin_p2m;
306    soclib::caba::DspinInput<dspin_in_width>   p_dspin_clack;
307
308private:
309
310    // STRUCTURAL PARAMETERS
311    soclib::common::AddressDecodingTable<uint64_t, bool> m_cacheability_table;
312
313    const size_t                        m_srcid;
314    const size_t                        m_cc_global_id;
315    const size_t                        m_nline_width;
316    const size_t                                                m_itlb_ways;
317    const size_t                                                m_itlb_sets;
318    const size_t                                                m_dtlb_ways;
319    const size_t                                                m_dtlb_sets;
320    const size_t                                                m_icache_ways;
321    const size_t                                                m_icache_sets;
322    const paddr_t                                               m_icache_yzmask;
323    const size_t                                                m_icache_words;
324    const size_t                                                m_dcache_ways;
325    const size_t                                                m_dcache_sets;
326    const paddr_t                                               m_dcache_yzmask;
327    const size_t                                                m_dcache_words;
328    const size_t                        m_x_width;
329    const size_t                        m_y_width;
330    const size_t                        m_proc_id;
331    const uint32_t                                              m_max_frozen_cycles;
332    const size_t                                                m_paddr_nbits;
333    uint32_t                            m_debug_start_cycle;
334    bool                                m_debug_ok;
335
336    ////////////////////////////////////////
337    // Communication with processor ISS
338    ////////////////////////////////////////
339    typename iss_t::InstructionRequest  m_ireq;
340    typename iss_t::InstructionResponse m_irsp;
341    typename iss_t::DataRequest         m_dreq;
342    typename iss_t::DataResponse        m_drsp;
343
344    /////////////////////////////////////////////
345    // debug variables
346    /////////////////////////////////////////////
347    bool                                m_debug_previous_i_hit;
348    bool                                m_debug_previous_d_hit;
349    bool                                m_debug_activated;
350
351    ///////////////////////////////
352    // Software visible REGISTERS
353    ///////////////////////////////
354    sc_signal<uint32_t>     r_mmu_ptpr;                 // page table pointer register
355    sc_signal<uint32_t>     r_mmu_mode;                 // mmu mode register
356    sc_signal<uint32_t>     r_mmu_word_lo;              // mmu misc data low
357    sc_signal<uint32_t>     r_mmu_word_hi;              // mmu misc data hight
358    sc_signal<uint32_t>     r_mmu_ibvar;                // mmu bad instruction address
359    sc_signal<uint32_t>     r_mmu_dbvar;                // mmu bad data address
360    sc_signal<uint32_t>     r_mmu_ietr;                 // mmu instruction error type
361    sc_signal<uint32_t>     r_mmu_detr;                 // mmu data error type
362    uint32_t                r_mmu_params;                       // read-only
363    uint32_t                r_mmu_release;                      // read_only
364
365
366    //////////////////////////////
367    // ICACHE FSM REGISTERS
368    //////////////////////////////
369    sc_signal<int>          r_icache_fsm;               // state register
370    sc_signal<int>          r_icache_fsm_save;          // return state for coherence op
371    sc_signal<paddr_t>      r_icache_vci_paddr;         // physical address
372    sc_signal<uint32_t>     r_icache_vaddr_save;        // virtual address from processor
373    sc_signal<bool>         r_icache_read_state;
374    // icache miss handling
375    sc_signal<size_t>       r_icache_miss_way;              // selected way for cache update
376    sc_signal<size_t>       r_icache_miss_set;              // selected set for cache update
377    sc_signal<size_t>       r_icache_miss_word;             // word index ( cache update)
378    sc_signal<bool>         r_icache_miss_inval;        // coherence request matching a miss
379    sc_signal<bool>         r_icache_miss_clack;        // waiting for a cleanup acknowledge
380
381    // coherence request handling
382    sc_signal<size_t>       r_icache_cc_way;                // selected way for cc update/inval
383    sc_signal<size_t>       r_icache_cc_set;                // selected set for cc update/inval
384    sc_signal<size_t>       r_icache_cc_word;               // word counter for cc update
385    sc_signal<bool>         r_icache_cc_need_write;     // activate the cache for writing
386
387    // coherence clack handling
388    sc_signal<bool>         r_icache_clack_req;         // clack request
389    sc_signal<size_t>       r_icache_clack_way;             // clack way
390    sc_signal<size_t>       r_icache_clack_set;             // clack set
391
392    // icache flush handling
393    sc_signal<size_t>       r_icache_flush_count;           // slot counter used for cache flush
394
395    // communication between ICACHE FSM and VCI_CMD FSM
396    sc_signal<bool>         r_icache_miss_req;           // cached read miss
397    sc_signal<bool>         r_icache_unc_req;            // uncached read miss
398
399    // communication between ICACHE FSM and DCACHE FSM
400    sc_signal<bool>             r_icache_tlb_miss_req;       // (set icache/reset dcache)
401    sc_signal<bool>         r_icache_tlb_rsp_error;      // tlb miss response error
402
403
404    // communication between ICACHE FSM and CC_SEND FSM
405    sc_signal<bool>         r_icache_cc_send_req;           // ICACHE cc_send request
406    sc_signal<int>          r_icache_cc_send_type;          // ICACHE cc_send request type
407    sc_signal<paddr_t>      r_icache_cc_send_nline;         // ICACHE cc_send nline
408    sc_signal<size_t>       r_icache_cc_send_way;           // ICACHE cc_send way
409    sc_signal<size_t>       r_icache_cc_send_updt_tab_idx;  // ICACHE cc_send update table index
410   
411    // Filp-Flop in ICACHE FSM for saving the cleanup victim request
412    sc_signal<bool>         r_icache_cleanup_victim_req; 
413    sc_signal<paddr_t>      r_icache_cleanup_victim_nline;
414
415    ///////////////////////////////
416    // DCACHE FSM REGISTERS
417    ///////////////////////////////
418    sc_signal<int>          r_dcache_fsm;               // state register
419    sc_signal<int>          r_dcache_fsm_cc_save;       // return state for coherence op
420    sc_signal<int>          r_dcache_fsm_scan_save;     // return state for tlb scan op
421    // registers written in P0 stage (used in P1 stage)
422    sc_signal<uint32_t>     r_dcache_save_wdata;        // write data (from proc)
423    sc_signal<uint32_t>     r_dcache_save_vaddr;        // virtual address (from proc)
424    sc_signal<uint32_t>     r_dcache_save_be;           // byte enable (from proc)
425    sc_signal<paddr_t>      r_dcache_save_paddr;        // physical address
426    sc_signal<size_t>       r_dcache_save_cache_way;    // selected way (from dcache)
427    sc_signal<size_t>       r_dcache_save_cache_set;    // selected set (from dcache)
428    sc_signal<size_t>       r_dcache_save_cache_word;   // selected word (from dcache)
429    // registers used by the Dirty bit sub-fsm
430    sc_signal<paddr_t>      r_dcache_dirty_paddr;       // PTE physical address
431    sc_signal<size_t>       r_dcache_dirty_way;         // way to invalidate in dcache
432    sc_signal<size_t>       r_dcache_dirty_set;         // set to invalidate in dcache
433    sc_signal<size_t>       r_dcache_dirty_state;           // state to invalidate in dcache
434    sc_signal<size_t>       r_dcache_dirty_word;   
435
436    // communication between DCACHE FSM and VCI_CMD FSM
437    sc_signal<paddr_t>      r_dcache_vci_paddr;             // physical address for VCI command
438    sc_signal<uint32_t>     r_dcache_vci_wdata;             // write unc data for VCI command
439    sc_signal<bool>         r_dcache_vci_miss_req;      // read miss request
440    sc_signal<bool>         r_dcache_vci_unc_req;       // uncacheable request (read/write)
441    sc_signal<uint32_t>     r_dcache_vci_unc_be;        // uncacheable byte enable
442    sc_signal<uint32_t>     r_dcache_vci_unc_write;     // uncacheable data write request
443    sc_signal<bool>         r_dcache_vci_cas_req;       // atomic write request CAS
444    sc_signal<uint32_t>     r_dcache_vci_cas_old;       // previous data value for a CAS
445    sc_signal<uint32_t>     r_dcache_vci_cas_new;       // new data value for a CAS
446    sc_signal<bool>         r_dcache_vci_ll_req;        // atomic read request LL
447    sc_signal<bool>         r_dcache_vci_sc_req;        // atomic write request SC
448    sc_signal<uint32_t>     r_dcache_vci_sc_data;       // SC data (command)
449    sc_signal<int>          r_dcache_sc_state;          // sc success to modify locally
450    sc_signal<size_t>       r_dcache_sc_set;            // sc success to modify locally
451    sc_signal<size_t>       r_dcache_sc_way;            // sc success to modify locally
452
453    //RWT: local cas
454    sc_signal<int>          r_cas_cache_state;
455    sc_signal<size_t>       r_cas_local_way;
456    sc_signal<size_t>       r_cas_local_set;
457    sc_signal<size_t>       r_cas_local_word;
458
459    // register used for XTN inval
460    sc_signal<size_t>       r_dcache_xtn_way;               // selected way (from dcache)
461    sc_signal<size_t>       r_dcache_xtn_set;               // selected set (from dcache)
462
463    // handling dcache miss
464    sc_signal<int>              r_dcache_miss_type;                 // depending on the requester
465    sc_signal<size_t>       r_dcache_miss_word;             // word index for cache update
466    sc_signal<size_t>       r_dcache_miss_way;              // selected way for cache update
467    sc_signal<size_t>       r_dcache_miss_set;              // selected set for cache update
468    sc_signal<bool>         r_dcache_miss_inval;        // inval request matching a miss
469    sc_signal<bool>         r_dcache_miss_updt;         //  cc updt request matching a miss
470    sc_signal<bool>         r_dcache_miss_clack;        // waiting for a cleanup acknowledge
471
472
473    sc_signal<size_t>       r_dcache_count_backoff;             // selected set for cache update
474    sc_signal<size_t>       r_dcache_count_begin;               // selected set for cache update
475
476    // handling coherence requests
477    sc_signal<size_t>       r_dcache_cc_way;                // selected way for cc update/inval
478    sc_signal<size_t>       r_dcache_cc_set;                // selected set for cc update/inval
479    sc_signal<int>          r_dcache_cc_state;          // state of selected cache slot
480    sc_signal<size_t>       r_dcache_cc_word;               // word counter for cc update
481    sc_signal<bool>         r_dcache_cc_need_write;     // activate the cache for writing
482    sc_signal<paddr_t>      r_dcache_cc_inval_addr;     // address for a cleanup transaction
483    sc_signal<uint32_t>     r_dcache_cc_inval_data_cpt; 
484
485    // coherence clack handling
486    sc_signal<bool>         r_dcache_clack_req;         // clack request
487    sc_signal<size_t>       r_dcache_clack_way;             // clack way
488    sc_signal<size_t>       r_dcache_clack_set;             // clack set
489
490    // dcache flush handling
491    sc_signal<size_t>       r_dcache_flush_count;           // slot counter used for cache flush
492
493    // ll response handling
494    sc_signal<size_t>       r_dcache_ll_rsp_count;          // flit counter used for ll rsp
495
496    // used by the TLB miss sub-fsm
497    sc_signal<uint32_t>     r_dcache_tlb_vaddr;             // virtual address for a tlb miss
498    sc_signal<bool>         r_dcache_tlb_ins;               // target tlb (itlb if true)
499    sc_signal<paddr_t>      r_dcache_tlb_paddr;             // physical address of pte
500    sc_signal<uint32_t>     r_dcache_tlb_pte_flags;         // pte1 or first word of pte2
501    sc_signal<uint32_t>     r_dcache_tlb_pte_ppn;           // second word of pte2
502    sc_signal<size_t>       r_dcache_tlb_cache_way;         // selected way in dcache
503    sc_signal<size_t>       r_dcache_tlb_cache_set;         // selected set in dcache
504    sc_signal<size_t>       r_dcache_tlb_cache_word;    // selected word in dcache
505    sc_signal<size_t>       r_dcache_tlb_way;               // selected way in tlb
506    sc_signal<size_t>       r_dcache_tlb_set;               // selected set in tlb
507
508    // ITLB and DTLB invalidation
509    sc_signal<paddr_t>      r_dcache_tlb_inval_line;    // line index
510    sc_signal<size_t>       r_dcache_tlb_inval_set;     // tlb set counter
511
512    // communication between DCACHE FSM and ICACHE FSM
513    sc_signal<bool>         r_dcache_xtn_req;           // xtn request (caused by processor)
514    sc_signal<int>          r_dcache_xtn_opcode;        // xtn request type
515
516    // Filp-Flop in DCACHE FSM for saving the cleanup victim request
517    sc_signal<bool>         r_dcache_cleanup_victim_req; 
518    sc_signal<bool>         r_dcache_cleanup_victim_line_dirty; 
519    sc_signal<bool>         r_dcache_cleanup_victim_line_no_shared; 
520    sc_signal<paddr_t>      r_dcache_cleanup_victim_nline;
521
522    // communication between DCACHE FSM and CC_SEND FSM
523    sc_signal<bool>         r_dcache_cc_send_req;           // DCACHE cc_send request
524    sc_signal<int>          r_dcache_cc_send_type;          // DCACHE cc_send request type
525    sc_signal<paddr_t>      r_dcache_cc_send_nline;         // DCACHE cc_send nline
526    sc_signal<size_t>       r_dcache_cc_send_way;           // DCACHE cc_send way
527    sc_signal<size_t>       r_dcache_cc_send_updt_tab_idx;  // DCACHE cc_send update table index
528    sc_signal<size_t>       r_dcache_cc_send_inval_is_config;  // DCACHE cc_send update table index
529    sc_signal<bool>         r_dcache_cc_send_multi_ack_miss;  // DCACHE cc_updt miss
530   
531   
532    // special registers for ODCCP/RWT
533    sc_signal<bool>         r_dcache_cc_cleanup_updt_data;          // Register for cleanup with data (wb updt)
534    sc_signal<bool>         r_dcache_cc_line_dirty;                 // Register for cleanup with data (wb updt)
535    sc_signal<bool>         r_dcache_cc_line_no_shared;             // Register for cleanup with data (wb updt)
536    sc_signal<bool>         r_dcache_miss_victim_no_coherence;      // Register for victim in no coherence mode
537    sc_signal<bool>         r_dcache_line_no_coherence;             // Register for line current in no coherence mode
538    sc_signal<bool>         r_dcache_dirty_save;             
539    sc_signal<uint32_t>     r_cc_send_cpt_word;
540    sc_signal<uint32_t>     r_dcache_miss_data_cpt;
541    sc_signal<paddr_t>      r_dcache_miss_data_addr;
542    sc_signal<uint32_t>     r_dcache_xtn_flush_data_cpt;
543    sc_signal<paddr_t>      r_dcache_xtn_flush_addr_data;
544    sc_signal<int>          r_dcache_xtn_state;
545    sc_signal<paddr_t>      r_dcache_xtn_data_addr;
546    sc_signal<uint32_t>     r_dcache_xtn_data_cpt;
547    sc_signal<bool>         r_dcache_updt_data_req;             
548    sc_signal<bool>         r_dcache_updt_dir_req;             
549    sc_signal<bool>         r_dcache_cas_islocal;            // cas is done locally
550   
551
552    // dcache directory extension
553    ///////////////////////////MODIFIED///////////////////////////////////////////////////
554    //bool                    *r_dcache_in_tlb;           // copy exist in dtlb or itlb
555    //bool                    *r_dcache_contains_ptd;     // cache line contains a PTD
556    int                     *r_dcache_content_state; // content state of one cache line
557    //////////////////////////////////////////////////////////////////////////////////////
558
559    //MESI
560    sc_signal<bool>         r_dcache_read_state;
561    sc_signal<bool>         r_dcache_read_for_modify;     // a command intent to write
562    sc_signal<bool>         r_dcache_getm_hit;            // getm for a shared line
563    sc_signal<bool>         r_dcache_rsp_state;             
564   
565     ///////////////////////////////////
566    // Physical address extension for data access
567    sc_signal<uint32_t>     r_dcache_paddr_ext;             // CP2 register (if vci_address > 32)
568
569    ///////////////////////////////////
570    // VCI_CMD FSM REGISTERS
571    ///////////////////////////////////
572    sc_signal<int>          r_vci_cmd_fsm;
573    sc_signal<size_t>       r_vci_cmd_min;                      // used for write bursts
574    sc_signal<size_t>       r_vci_cmd_max;                      // used for write bursts
575    sc_signal<size_t>       r_vci_cmd_cpt;                      // used for write bursts
576    sc_signal<bool>         r_vci_cmd_imiss_prio;               // round-robin between imiss & dmiss
577
578    ///////////////////////////////////
579    // VCI_RSP FSM REGISTERS
580    ///////////////////////////////////
581    sc_signal<int>          r_vci_rsp_fsm;
582    sc_signal<size_t>       r_vci_rsp_cpt;
583    sc_signal<bool>         r_vci_rsp_ins_error;
584    sc_signal<bool>         r_vci_rsp_data_error;
585    GenericFifo<uint32_t>   r_vci_rsp_fifo_icache;              // response FIFO to ICACHE FSM
586    GenericFifo<uint32_t>   r_vci_rsp_fifo_dcache;              // response FIFO to DCACHE FSM
587   
588
589    //RWT
590//    GenericFifo<bool>       r_vci_rsp_fifo_rpktid;
591
592    GenericFifo<uint32_t>   r_cc_send_data_fifo;   
593
594    ///////////////////////////////////
595    //  CC_SEND FSM REGISTER
596    ///////////////////////////////////
597    sc_signal<int>          r_cc_send_fsm;                  // state register
598    sc_signal<bool>         r_cc_send_last_client;          // 0 dcache / 1 icache
599
600    ///////////////////////////////////
601    //  CC_RECEIVE FSM REGISTER
602    ///////////////////////////////////
603    sc_signal<int>          r_cc_receive_fsm;               // state register
604    sc_signal<bool>         r_cc_receive_data_ins;          // request to : 0 dcache / 1 icache
605
606    // communication between CC_RECEIVE FSM and ICACHE FSM
607    sc_signal<bool>         r_cc_receive_icache_req;        // cc_receive to icache request
608    sc_signal<int>          r_cc_receive_icache_type;       // cc_receive type of request
609    sc_signal<size_t>       r_cc_receive_icache_way;        // cc_receive to icache way
610    sc_signal<size_t>       r_cc_receive_icache_set;        // cc_receive to icache set
611    sc_signal<size_t>       r_cc_receive_icache_updt_tab_idx;  // cc_receive update table index
612    sc_signal<paddr_t>      r_cc_receive_icache_nline;      // cache line physical address
613
614    // communication between CC_RECEIVE FSM and DCACHE FSM
615    sc_signal<bool>         r_cc_receive_dcache_req;              // cc_receive to dcache request
616    sc_signal<int>          r_cc_receive_dcache_type;             // cc_receive type of request
617    sc_signal<size_t>       r_cc_receive_dcache_way;              // cc_receive to dcache way
618    sc_signal<size_t>       r_cc_receive_dcache_set;              // cc_receive to dcache set
619    sc_signal<size_t>       r_cc_receive_dcache_updt_tab_idx;     // cc_receive update table index
620    sc_signal<paddr_t>      r_cc_receive_dcache_nline;            // cache line physical address
621    sc_signal<bool>         r_cc_receive_dcache_inval_is_config;  // inval from memcache is config
622    sc_signal<size_t>       r_cc_receive_dcache_srcid;            // cc_receive to dcache set
623    sc_signal<size_t>       r_cc_receive_brdcast;                 // is brdcast
624    sc_signal<bool>         r_cc_receive_dcache_is_shared;        // the line state in memcache
625
626    ///////////////////////////////////
627    //  DSPIN CLACK INTERFACE REGISTER
628    ///////////////////////////////////
629    sc_signal<bool>         r_dspin_clack_req;
630    sc_signal<uint64_t>     r_dspin_clack_flit;
631   
632    //////////////////////////////////////////////////////////////////
633    // processor, write buffer, caches , TLBs
634    //////////////////////////////////////////////////////////////////
635
636    iss_t                       r_iss;
637    MultiWriteBuffer<paddr_t>   r_wbuf;
638    GenericCache<paddr_t>       r_icache;
639    GenericCache<paddr_t>       r_dcache;
640    GenericTlb<paddr_t>         r_itlb;
641    GenericTlb<paddr_t>         r_dtlb;
642
643    //////////////////////////////////////////////////////////////////
644    // llsc registration buffer
645    //////////////////////////////////////////////////////////////////
646
647    sc_signal<paddr_t>                     r_dcache_llsc_paddr;
648    sc_signal<uint32_t>                    r_dcache_llsc_key;
649    sc_signal<uint32_t>                    r_dcache_llsc_count;
650    sc_signal<bool>                        r_dcache_llsc_valid;
651
652   
653    sc_signal<bool>                        r_cache_frozen;
654
655    ////////////////////////////////
656    // Activity counters
657    ////////////////////////////////
658    uint32_t m_cpt_dcache_data_read;           // DCACHE DATA READ
659    uint32_t m_cpt_dcache_data_write;          // DCACHE DATA WRITE
660    uint32_t m_cpt_dcache_dir_read;            // DCACHE DIR READ
661    uint32_t m_cpt_dcache_dir_write;           // DCACHE DIR WRITE
662
663    uint32_t m_cpt_icache_data_read;           // ICACHE DATA READ
664    uint32_t m_cpt_icache_data_write;          // ICACHE DATA WRITE
665    uint32_t m_cpt_icache_dir_read;            // ICACHE DIR READ
666    uint32_t m_cpt_icache_dir_write;           // ICACHE DIR WRITE
667
668    uint32_t m_cpt_frz_cycles;                 // number of cycles where the cpu is frozen
669    uint32_t m_cpt_total_cycles;                   // total number of cycles
670
671    // Cache activity counters
672    uint32_t m_cpt_data_read;                  // total number of read data
673    uint32_t m_cpt_data_write;                 // total number of write data
674    uint32_t m_cpt_data_write_back;
675    uint32_t m_cpt_data_cleanup;
676    uint32_t m_cpt_data_sc;
677    uint32_t m_cpt_data_miss;                  // number of read miss
678    uint32_t m_cpt_ins_miss;                   // number of instruction miss
679    uint32_t m_cpt_unc_read;                   // number of read uncached
680    uint32_t m_cpt_write_cached;               // number of cached write
681    uint32_t m_cpt_ins_read;                   // number of instruction read
682    uint32_t m_cpt_ins_spc_miss;               // number of speculative instruction miss
683
684    uint32_t m_cost_write_frz;                 // number of frozen cycles related to write buffer
685    uint32_t m_cost_data_miss_frz;             // number of frozen cycles related to data miss
686    uint32_t m_cost_unc_read_frz;              // number of frozen cycles related to uncached read
687    uint32_t m_cost_ins_miss_frz;              // number of frozen cycles related to ins miss
688
689    uint32_t m_cpt_imiss_transaction;          // number of VCI instruction miss transactions
690    uint32_t m_cpt_dmiss_transaction;          // number of VCI data miss transactions
691    uint32_t m_cpt_unc_transaction;            // number of VCI uncached read transactions
692    uint32_t m_cpt_dunc_transaction;           // number of VCI uncached read transactions
693    uint32_t m_cpt_ll_transaction;             // number of VCI uncached read transactions
694    uint32_t m_cpt_write_transaction;          // number of VCI write transactions
695    uint32_t m_cpt_icache_unc_transaction;
696
697    uint32_t m_cost_imiss_transaction;         // cumulated duration for VCI IMISS transactions
698    uint32_t m_cost_dmiss_transaction;         // cumulated duration for VCI DMISS transactions
699    uint32_t m_cost_unc_transaction;           // cumulated duration for VCI UNC transactions
700    uint32_t m_cost_write_transaction;         // cumulated duration for VCI WRITE transactions
701    uint32_t m_cost_icache_unc_transaction;    // cumulated duration for VCI IUNC transactions
702    uint32_t m_length_write_transaction;       // cumulated length for VCI WRITE transactions
703
704    // TLB activity counters
705    uint32_t m_cpt_ins_tlb_read;               // number of instruction tlb read
706    uint32_t m_cpt_ins_tlb_miss;               // number of instruction tlb miss
707    uint32_t m_cpt_ins_tlb_update_acc;         // number of instruction tlb update
708    uint32_t m_cpt_ins_tlb_occup_cache;        // number of instruction tlb occupy data cache line
709    uint32_t m_cpt_ins_tlb_hit_dcache;         // number of instruction tlb hit in data cache
710
711    uint32_t m_cpt_data_tlb_read;              // number of data tlb read
712    uint32_t m_cpt_data_tlb_miss;              // number of data tlb miss
713    uint32_t m_cpt_data_tlb_update_acc;        // number of data tlb update
714    uint32_t m_cpt_data_tlb_update_dirty;      // number of data tlb update dirty
715    uint32_t m_cpt_data_tlb_hit_dcache;        // number of data tlb hit in data cache
716    uint32_t m_cpt_data_tlb_occup_cache;       // number of data tlb occupy data cache line
717    uint32_t m_cpt_tlb_occup_dcache;
718
719    uint32_t m_cost_ins_tlb_miss_frz;          // number of frozen cycles related to instruction tlb miss
720    uint32_t m_cost_data_tlb_miss_frz;         // number of frozen cycles related to data tlb miss
721    uint32_t m_cost_ins_tlb_update_acc_frz;    // number of frozen cycles related to instruction tlb update acc
722    uint32_t m_cost_data_tlb_update_acc_frz;   // number of frozen cycles related to data tlb update acc
723    uint32_t m_cost_data_tlb_update_dirty_frz; // number of frozen cycles related to data tlb update dirty
724    uint32_t m_cost_ins_tlb_occup_cache_frz;   // number of frozen cycles related to instruction tlb miss operate in dcache
725    uint32_t m_cost_data_tlb_occup_cache_frz;  // number of frozen cycles related to data tlb miss operate in dcache
726
727    uint32_t m_cpt_itlbmiss_transaction;       // number of itlb miss transactions
728    uint32_t m_cpt_itlb_ll_transaction;        // number of itlb ll acc transactions
729    uint32_t m_cpt_itlb_sc_transaction;        // number of itlb sc acc transactions
730    uint32_t m_cpt_dtlbmiss_transaction;       // number of dtlb miss transactions
731    uint32_t m_cpt_dtlb_ll_transaction;        // number of dtlb ll acc transactions
732    uint32_t m_cpt_dtlb_sc_transaction;        // number of dtlb sc acc transactions
733    uint32_t m_cpt_dtlb_ll_dirty_transaction;  // number of dtlb ll dirty transactions
734    uint32_t m_cpt_dtlb_sc_dirty_transaction;  // number of dtlb sc dirty transactions
735
736    uint32_t m_cost_itlbmiss_transaction;      // cumulated duration for VCI instruction TLB miss transactions
737    uint32_t m_cost_itlb_ll_transaction;       // cumulated duration for VCI instruction TLB ll acc transactions
738    uint32_t m_cost_itlb_sc_transaction;       // cumulated duration for VCI instruction TLB sc acc transactions
739    uint32_t m_cost_dtlbmiss_transaction;      // cumulated duration for VCI data TLB miss transactions
740    uint32_t m_cost_dtlb_ll_transaction;       // cumulated duration for VCI data TLB ll acc transactions
741    uint32_t m_cost_dtlb_sc_transaction;       // cumulated duration for VCI data TLB sc acc transactions
742    uint32_t m_cost_dtlb_ll_dirty_transaction; // cumulated duration for VCI data TLB ll dirty transactions
743    uint32_t m_cost_dtlb_sc_dirty_transaction; // cumulated duration for VCI data TLB sc dirty transactions
744
745    // coherence activity counters
746    uint32_t m_cpt_cc_update_icache;           // number of coherence update instruction commands
747    uint32_t m_cpt_cc_update_dcache;           // number of coherence update data commands
748    uint32_t m_cpt_cc_inval_icache;            // number of coherence inval instruction commands
749    uint32_t m_cpt_cc_inval_dcache;            // number of coherence inval data commands
750    uint32_t m_cpt_cc_broadcast;               // number of coherence broadcast commands
751
752    uint32_t m_cost_updt_data_frz;             // number of frozen cycles related to coherence update data packets
753    uint32_t m_cost_inval_ins_frz;             // number of frozen cycles related to coherence inval instruction packets
754    uint32_t m_cost_inval_data_frz;            // number of frozen cycles related to coherence inval data packets
755    uint32_t m_cost_broadcast_frz;             // number of frozen cycles related to coherence broadcast packets
756
757    uint32_t m_cpt_cc_cleanup_ins;             // number of coherence cleanup packets
758    uint32_t m_cpt_cc_cleanup_data;            // number of coherence cleanup packets
759    uint32_t m_cpt_cleanup_data_not_dirty;     // number of total cleanup data without extra data flits
760    uint32_t m_cpt_cleanup_data_dirty_word;    // number of total words dirty in cleanup data
761    uint32_t m_cpt_data_write_miss;            // number of total write miss
762    uint32_t m_cpt_data_write_on_zombi;        // number of frozen cycles related to blocked write on line NCC/CC ZOMBI
763    uint32_t m_cpt_data_write_on_zombi_ncc;    // number of frozen cycles related to blocked write on line NCC ZOMBI
764
765    uint32_t m_cpt_icleanup_transaction;       // number of instruction cleanup transactions
766    uint32_t m_cpt_dcleanup_transaction;       // number of instructinumber of data cleanup transactions
767    uint32_t m_cost_icleanup_transaction;      // cumulated duration for VCI instruction cleanup transactions
768    uint32_t m_cost_dcleanup_transaction;      // cumulated duration for VCI data cleanup transactions
769
770    uint32_t m_cost_ins_tlb_inval_frz;         // number of frozen cycles related to checking ins tlb invalidate
771    uint32_t m_cpt_ins_tlb_inval;              // number of ins tlb invalidate
772
773    uint32_t m_cost_data_tlb_inval_frz;        // number of frozen cycles related to checking data tlb invalidate
774    uint32_t m_cpt_data_tlb_inval;             // number of data tlb invalidate
775
776    // FSM activity counters
777    uint32_t m_cpt_fsm_icache     [64];
778    uint32_t m_cpt_fsm_dcache     [64];
779    uint32_t m_cpt_fsm_cmd        [64];
780    uint32_t m_cpt_fsm_rsp        [64];
781    uint32_t m_cpt_fsm_cc_receive [64];
782    uint32_t m_cpt_fsm_cc_send    [64];
783
784    uint32_t m_cpt_stop_simulation;             // used to stop simulation if frozen
785    bool     m_monitor_ok;                      // used to debug cache output 
786    uint32_t m_monitor_base;               
787    uint32_t m_monitor_length;             
788
789protected:
790    SC_HAS_PROCESS(VciCcVCacheWrapper);
791
792public:
793    VciCcVCacheWrapper(
794        sc_module_name                      name,
795        const int                           proc_id,
796        const soclib::common::MappingTable  &mtd,
797        const soclib::common::IntTab        &srcid,
798        const size_t                        cc_global_id,
799        const size_t                        itlb_ways,
800        const size_t                        itlb_sets,
801        const size_t                        dtlb_ways,
802        const size_t                        dtlb_sets,
803        const size_t                        icache_ways,
804        const size_t                        icache_sets,
805        const size_t                        icache_words,
806        const size_t                        dcache_ways,
807        const size_t                        dcache_sets,
808        const size_t                        dcache_words,
809        const size_t                        wbuf_nlines,
810        const size_t                        wbuf_nwords,
811        const size_t                        x_width,
812        const size_t                        y_width,
813        const uint32_t                      max_frozen_cycles,
814        const uint32_t                      debug_start_cycle,
815        const bool                          debug_ok );
816
817    ~VciCcVCacheWrapper();
818
819    void print_cpi();
820    void print_stats();
821    void clear_stats();
822    void print_trace(size_t mode = 0);
823    bool frozen();
824    void cache_monitor(paddr_t addr);
825    void start_monitor(paddr_t,paddr_t);
826    void stop_monitor();
827    inline void iss_set_debug_mask(uint v) 
828    {
829            r_iss.set_debug_mask(v);
830    }
831
832private:
833    void transition();
834    void genMoore();
835
836    soclib_static_assert((int)iss_t::SC_ATOMIC == (int)vci_param::STORE_COND_ATOMIC);
837    soclib_static_assert((int)iss_t::SC_NOT_ATOMIC == (int)vci_param::STORE_COND_NOT_ATOMIC);
838};
839
840}}
841
842#endif /* SOCLIB_CABA_VCI_CC_VCACHE_WRAPPER_H */
843
844// Local Variables:
845// tab-width: 4
846// c-basic-offset: 4
847// c-file-offsets:((innamespace . 0)(inline-open . 0))
848// indent-tabs-mode: nil
849// End:
850
851// vim: filetype=cpp:expandtab:shiftwidth=4:tabstop=4:softtabstop=4
Note: See TracBrowser for help on using the repository browser.