source: branches/fault_tolerance/platform/tsar_generic_iob/tsar_iob_cluster/caba/metadata/tsar_iob_cluster.sd @ 695

Last change on this file since 695 was 695, checked in by cfuguet, 10 years ago

branches/fault-tolerance/tsar_generic_iob:

  • Introducing multi-tty component in all clusters for debug. Number of channels is set by a proprocessor contant in the tsar_iob_cluster.h file. Number of channels can be 0 if tty isn't needed.
  • Reducing number of parameters for cluster class. Using constants defined in hard_config.h instead.
File size: 5.6 KB
Line 
1
2# -*- python -*-
3
4Module('caba:tsar_iob_cluster',
5    classname = 'soclib::caba::TsarIobCluster',
6
7    tmpl_parameters = [
8        parameter.Module('vci_param_int', default = 'caba:vci_param', 
9                          cell_size = parameter.Reference('vci_data_width_int')),
10        parameter.Module('vci_param_ext', default = 'caba:vci_param', 
11                          cell_size = parameter.Reference('vci_data_width_ext')),
12        parameter.Int('dspin_int_cmd_width'),
13        parameter.Int('dspin_int_rsp_width'),
14        parameter.Int('dspin_ram_cmd_width'),
15        parameter.Int('dspin_ram_rsp_width'),
16    ],
17
18    header_files = [ 
19        '../source/include/tsar_iob_cluster.h', 
20        '../source/include/tsar_iob_cluster.h', 
21    ],
22
23    implementation_files = [ 
24        '../source/src/tsar_iob_cluster.cpp', 
25    ],
26
27    uses = [
28        Uses('caba:base_module'),
29        Uses('common:mapping_table'),
30        Uses('common:iss2'),
31        Uses('common:elf_file_loader'),
32
33        # internal network components
34        Uses('caba:vci_cc_vcache_wrapper', 
35              cell_size          = parameter.Reference('vci_data_width_int'),
36              dspin_in_width     = parameter.Reference('dspin_int_cmd_width'),
37              dspin_out_width    = parameter.Reference('dspin_int_rsp_width'),
38              iss_t              = 'common:gdb_iss', 
39              gdb_iss_t          = 'common:mips32el'),
40
41        Uses('caba:vci_mem_cache',
42              memc_cell_size_int = parameter.Reference('vci_data_width_int'),
43              memc_cell_size_ext = parameter.Reference('vci_data_width_ext'),
44              dspin_in_width     = parameter.Reference('dspin_int_rsp_width'),
45              dspin_out_width    = parameter.Reference('dspin_int_cmd_width')),
46
47        Uses('caba:vci_xicu',
48              cell_size          = parameter.Reference('vci_data_width_int')),
49
50        Uses('caba:vci_simple_rom',
51              cell_size          = parameter.Reference('vci_data_width_int')),
52
53        Uses('caba:vci_multi_tty',
54              cell_size          = parameter.Reference('vci_data_width_int')),
55
56        Uses('caba:vci_multi_dma',
57              cell_size          = parameter.Reference('vci_data_width_int')),
58
59        Uses('caba:dspin_local_crossbar', 
60              flit_width         = parameter.Reference('dspin_int_cmd_width')),
61
62        Uses('caba:dspin_local_crossbar', 
63              flit_width         = parameter.Reference('dspin_int_rsp_width')),
64
65        Uses('caba:vci_dspin_initiator_wrapper', 
66              cell_size          = parameter.Reference('vci_data_width_int'),
67              dspin_cmd_width    = parameter.Reference('dspin_int_cmd_width'),
68              dspin_rsp_width    = parameter.Reference('dspin_int_rsp_width')),
69
70        Uses('caba:vci_dspin_target_wrapper',
71              cell_size          = parameter.Reference('vci_data_width_int'),
72              dspin_cmd_width    = parameter.Reference('dspin_int_cmd_width'),
73              dspin_rsp_width    = parameter.Reference('dspin_int_rsp_width')),
74
75        Uses('caba:virtual_dspin_router', 
76              flit_width         = parameter.Reference('dspin_int_cmd_width')),
77
78        Uses('caba:virtual_dspin_router', 
79              flit_width         = parameter.Reference('dspin_int_rsp_width')),
80
81        # RAM network components
82        Uses('caba:vci_dspin_initiator_wrapper', 
83              cell_size          = parameter.Reference('vci_data_width_ext'),
84              dspin_cmd_width    = parameter.Reference('dspin_ram_cmd_width'),
85              dspin_rsp_width    = parameter.Reference('dspin_ram_rsp_width')),
86
87        Uses('caba:vci_dspin_target_wrapper',
88              cell_size          = parameter.Reference('vci_data_width_ext'),
89              dspin_cmd_width    = parameter.Reference('dspin_ram_cmd_width'),
90              dspin_rsp_width    = parameter.Reference('dspin_ram_rsp_width')),
91
92        Uses('caba:dspin_router_tsar', 
93              flit_width         = parameter.Reference('dspin_ram_cmd_width')),
94
95        Uses('caba:dspin_router_tsar', 
96              flit_width         = parameter.Reference('dspin_ram_rsp_width')),
97
98        Uses('caba:vci_simple_ram',
99              cell_size          = parameter.Reference('vci_data_width_ext')),
100
101        # IOX network components
102        Uses('caba:vci_io_bridge', 
103              iob_cell_size_int  = parameter.Reference('vci_data_width_int'),
104              iob_cell_size_ext  = parameter.Reference('vci_data_width_ext')),
105        ],
106
107    ports = [
108        Port('caba:bit_in', 'p_resetn', auto = 'resetn'),
109        Port('caba:clock_in', 'p_clk', auto = 'clock'),
110
111        Port('caba:dspin_output', 'p_int_cmd_out', [4, 3], 
112              dspin_data_size = parameter.Reference('dspin_int_cmd_width')),
113        Port('caba:dspin_input', 'p_int_cmd_in', [4, 3], 
114              dspin_data_size = parameter.Reference('dspin_int_cmd_width')),
115        Port('caba:dspin_output', 'p_int_rsp_out', [4, 2], 
116              dspin_data_size = parameter.Reference('dspin_int_rsp_width')), 
117        Port('caba:dspin_input', 'p_int_rsp_in', [4, 2], 
118              dspin_data_size = parameter.Reference('dspin_int_rsp_width')),
119
120        Port('caba:dspin_output', 'p_ram_cmd_out', [4], 
121              dspin_data_size = parameter.Reference('dspin_ram_cmd_width')),
122        Port('caba:dspin_input', 'p_ram_cmd_in', [4], 
123              dspin_data_size = parameter.Reference('dspin_ram_cmd_width')),
124        Port('caba:dspin_output', 'p_ram_rsp_out', [4], 
125              dspin_data_size = parameter.Reference('dspin_ram_rsp_width')), 
126        Port('caba:dspin_input', 'p_ram_rsp_in', [4], 
127              dspin_data_size = parameter.Reference('dspin_ram_rsp_width')),
128        ],
129)
130
131
Note: See TracBrowser for help on using the repository browser.