source: branches/reconfiguration/modules/vci_mem_cache/caba/source/include/vci_mem_cache.h @ 985

Last change on this file since 985 was 985, checked in by cfuguet, 9 years ago

reconf: mask the global bits of the configuration segment

  • This allow to handle configuration requests for reallocated segments.
File size: 44.3 KB
Line 
1/* -*- c++ -*-
2 * File         : vci_mem_cache.h
3 * Date         : 26/10/2008
4 * Copyright    : UPMC / LIP6
5 * Authors      : Alain Greiner / Eric Guthmuller
6 *
7 * SOCLIB_LGPL_HEADER_BEGIN
8 *
9 * This file is part of SoCLib, GNU LGPLv2.1.
10 *
11 * SoCLib is free software; you can redistribute it and/or modify it
12 * under the terms of the GNU Lesser General Public License as published
13 * by the Free Software Foundation; version 2.1 of the License.
14 *
15 * SoCLib is distributed in the hope that it will be useful, but
16 * WITHOUT ANY WARRANTY; without even the implied warranty of
17 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
18 * Lesser General Public License for more details.
19 *
20 * You should have received a copy of the GNU Lesser General Public
21 * License along with SoCLib; if not, write to the Free Software
22 * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
23 * 02110-1301 USA
24 *
25 * SOCLIB_LGPL_HEADER_END
26 *
27 * Maintainers: alain.greiner@lip6.fr
28 *              eric.guthmuller@polytechnique.edu
29 *              cesar.fuguet-tortolero@lip6.fr
30 *              alexandre.joannou@lip6.fr
31 */
32
33#ifndef SOCLIB_CABA_MEM_CACHE_H
34#define SOCLIB_CABA_MEM_CACHE_H
35
36#include <inttypes.h>
37#include <systemc>
38#include <list>
39#include <cassert>
40#include "arithmetics.h"
41#include "alloc_elems.h"
42#include "caba_base_module.h"
43#include "vci_target.h"
44#include "vci_initiator.h"
45#include "generic_fifo.h"
46#include "mapping_table.h"
47#include "int_tab.h"
48#include "generic_llsc_global_table.h"
49#include "mem_cache_directory.h"
50#include "xram_transaction.h"
51#include "update_tab.h"
52#include "dspin_interface.h"
53#include "dspin_dhccp_param.h"
54
55#define TRT_ENTRIES      4      // Number of entries in TRT
56#define UPT_ENTRIES      4      // Number of entries in UPT
57#define IVT_ENTRIES      4      // Number of entries in IVT
58#define HEAP_ENTRIES     1024   // Number of entries in HEAP
59
60namespace soclib {  namespace caba {
61
62  using namespace sc_core;
63
64  template<typename vci_param_int,
65           typename vci_param_ext,
66           size_t   memc_dspin_in_width,
67           size_t   memc_dspin_out_width>
68    class VciMemCache
69    : public soclib::caba::BaseModule
70    {
71      typedef typename vci_param_int::fast_addr_t  addr_t;
72      typedef typename sc_dt::sc_uint<64>          wide_data_t;
73      typedef uint32_t                             data_t;
74      typedef uint32_t                             tag_t;
75      typedef uint32_t                             be_t;
76      typedef uint32_t                             copy_t;
77
78      /* States of the TGT_CMD fsm */
79      enum tgt_cmd_fsm_state_e
80      {
81        TGT_CMD_IDLE,
82        TGT_CMD_READ,
83        TGT_CMD_WRITE,
84        TGT_CMD_CAS,
85        TGT_CMD_CONFIG,
86        TGT_CMD_ERROR
87      };
88
89      /* States of the TGT_RSP fsm */
90      enum tgt_rsp_fsm_state_e
91      {
92        TGT_RSP_READ_IDLE,
93        TGT_RSP_WRITE_IDLE,
94        TGT_RSP_CAS_IDLE,
95        TGT_RSP_XRAM_IDLE,
96        TGT_RSP_MULTI_ACK_IDLE,
97        TGT_RSP_CLEANUP_IDLE,
98        TGT_RSP_TGT_CMD_IDLE,
99        TGT_RSP_CONFIG_IDLE,
100        TGT_RSP_READ,
101        TGT_RSP_WRITE,
102        TGT_RSP_CAS,
103        TGT_RSP_XRAM,
104        TGT_RSP_MULTI_ACK,
105        TGT_RSP_CLEANUP,
106        TGT_RSP_TGT_CMD,
107        TGT_RSP_CONFIG
108      };
109
110      /* States of the CC_TEST fsm */
111      enum cc_test_fsm_state_e
112      {
113        CC_TEST_IDLE,
114        CC_TEST_SEND,
115        CC_TEST_WAIT
116      };
117
118      /* States of the DSPIN_TGT fsm */
119      enum cc_receive_fsm_state_e
120      {
121        CC_RECEIVE_IDLE,
122        CC_RECEIVE_CLEANUP,
123        CC_RECEIVE_CLEANUP_EOP,
124        CC_RECEIVE_MULTI_ACK,
125        CC_RECEIVE_TEST,
126        CC_RECEIVE_TEST_EOP
127      };
128
129      /* States of the CC_SEND fsm */
130      enum cc_send_fsm_state_e
131      {
132        CC_SEND_XRAM_RSP_IDLE,
133        CC_SEND_WRITE_IDLE,
134        CC_SEND_CAS_IDLE,
135        CC_SEND_CONFIG_IDLE,
136        CC_SEND_TEST_IDLE,
137        CC_SEND_XRAM_RSP_BRDCAST_HEADER,
138        CC_SEND_XRAM_RSP_BRDCAST_NLINE,
139        CC_SEND_XRAM_RSP_INVAL_HEADER,
140        CC_SEND_XRAM_RSP_INVAL_NLINE,
141        CC_SEND_WRITE_BRDCAST_HEADER,
142        CC_SEND_WRITE_BRDCAST_NLINE,
143        CC_SEND_WRITE_UPDT_HEADER,
144        CC_SEND_WRITE_UPDT_NLINE,
145        CC_SEND_WRITE_UPDT_DATA,
146        CC_SEND_CAS_BRDCAST_HEADER,
147        CC_SEND_CAS_BRDCAST_NLINE,
148        CC_SEND_CAS_UPDT_HEADER,
149        CC_SEND_CAS_UPDT_NLINE,
150        CC_SEND_CAS_UPDT_DATA,
151        CC_SEND_CAS_UPDT_DATA_HIGH,
152        CC_SEND_CONFIG_INVAL_HEADER,
153        CC_SEND_CONFIG_INVAL_NLINE,
154        CC_SEND_CONFIG_BRDCAST_HEADER,
155        CC_SEND_CONFIG_BRDCAST_NLINE,
156        CC_SEND_TEST_HEADER,
157        CC_SEND_TEST_SIGNATURE
158      };
159
160      /* States of the MULTI_ACK fsm */
161      enum multi_ack_fsm_state_e
162      {
163        MULTI_ACK_IDLE,
164        MULTI_ACK_UPT_LOCK,
165        MULTI_ACK_UPT_CLEAR,
166        MULTI_ACK_WRITE_RSP
167      };
168
169      /* States of the CONFIG fsm */
170      enum config_fsm_state_e
171      {
172        CONFIG_IDLE,
173        CONFIG_LOOP,
174        CONFIG_WAIT,
175        CONFIG_RSP,
176        CONFIG_DIR_REQ,
177        CONFIG_DIR_ACCESS,
178        CONFIG_IVT_LOCK,
179        CONFIG_BC_SEND,
180        CONFIG_INVAL_SEND,
181        CONFIG_HEAP_REQ,
182        CONFIG_HEAP_SCAN,
183        CONFIG_HEAP_LAST,
184        CONFIG_TRT_LOCK,
185        CONFIG_TRT_SET,
186        CONFIG_PUT_REQ
187      };
188
189      /* States of the READ fsm */
190      enum read_fsm_state_e
191      {
192        READ_IDLE,
193        READ_DIR_REQ,
194        READ_DIR_LOCK,
195        READ_DIR_HIT,
196        READ_HEAP_REQ,
197        READ_HEAP_LOCK,
198        READ_HEAP_WRITE,
199        READ_HEAP_ERASE,
200        READ_HEAP_LAST,
201        READ_RSP,
202        READ_TRT_LOCK,
203        READ_TRT_SET,
204        READ_TRT_REQ
205      };
206
207      /* States of the WRITE fsm */
208      enum write_fsm_state_e
209      {
210        WRITE_IDLE,
211        WRITE_NEXT,
212        WRITE_DIR_REQ,
213        WRITE_DIR_LOCK,
214        WRITE_DIR_HIT,
215        WRITE_UPT_LOCK,
216        WRITE_UPT_HEAP_LOCK,
217        WRITE_UPT_REQ,
218        WRITE_UPT_NEXT,
219        WRITE_UPT_DEC,
220        WRITE_RSP,
221        WRITE_MISS_TRT_LOCK,
222        WRITE_MISS_TRT_DATA,
223        WRITE_MISS_TRT_SET,
224        WRITE_MISS_XRAM_REQ,
225        WRITE_BC_DIR_READ,
226        WRITE_BC_TRT_LOCK,
227        WRITE_BC_IVT_LOCK,
228        WRITE_BC_DIR_INVAL,
229        WRITE_BC_CC_SEND,
230        WRITE_BC_XRAM_REQ,
231        WRITE_WAIT
232      };
233
234      /* States of the IXR_RSP fsm */
235      enum ixr_rsp_fsm_state_e
236      {
237        IXR_RSP_IDLE,
238        IXR_RSP_TRT_ERASE,
239        IXR_RSP_TRT_READ
240      };
241
242      /* States of the XRAM_RSP fsm */
243      enum xram_rsp_fsm_state_e
244      {
245        XRAM_RSP_IDLE,
246        XRAM_RSP_TRT_COPY,
247        XRAM_RSP_TRT_DIRTY,
248        XRAM_RSP_DIR_LOCK,
249        XRAM_RSP_DIR_UPDT,
250        XRAM_RSP_DIR_RSP,
251        XRAM_RSP_IVT_LOCK,
252        XRAM_RSP_INVAL_WAIT,
253        XRAM_RSP_INVAL,
254        XRAM_RSP_WRITE_DIRTY,
255        XRAM_RSP_HEAP_REQ,
256        XRAM_RSP_HEAP_ERASE,
257        XRAM_RSP_HEAP_LAST,
258        XRAM_RSP_ERROR_ERASE,
259        XRAM_RSP_ERROR_RSP
260      };
261
262      /* States of the IXR_CMD fsm */
263      enum ixr_cmd_fsm_state_e
264      {
265        IXR_CMD_READ_IDLE,
266        IXR_CMD_WRITE_IDLE,
267        IXR_CMD_CAS_IDLE,
268        IXR_CMD_XRAM_IDLE,
269        IXR_CMD_CONFIG_IDLE,
270        IXR_CMD_READ_TRT,
271        IXR_CMD_WRITE_TRT,
272        IXR_CMD_CAS_TRT,
273        IXR_CMD_XRAM_TRT,
274        IXR_CMD_CONFIG_TRT,
275        IXR_CMD_READ_SEND,
276        IXR_CMD_WRITE_SEND,
277        IXR_CMD_CAS_SEND,
278        IXR_CMD_XRAM_SEND,
279        IXR_CMD_CONFIG_SEND
280      };
281
282      /* States of the CAS fsm */
283      enum cas_fsm_state_e
284      {
285        CAS_IDLE,
286        CAS_DIR_REQ,
287        CAS_DIR_LOCK,
288        CAS_DIR_HIT_READ,
289        CAS_DIR_HIT_COMPARE,
290        CAS_DIR_HIT_WRITE,
291        CAS_UPT_LOCK,
292        CAS_UPT_HEAP_LOCK,
293        CAS_UPT_REQ,
294        CAS_UPT_NEXT,
295        CAS_BC_TRT_LOCK,
296        CAS_BC_IVT_LOCK,
297        CAS_BC_DIR_INVAL,
298        CAS_BC_CC_SEND,
299        CAS_BC_XRAM_REQ,
300        CAS_RSP_FAIL,
301        CAS_RSP_SUCCESS,
302        CAS_MISS_TRT_LOCK,
303        CAS_MISS_TRT_SET,
304        CAS_MISS_XRAM_REQ,
305        CAS_WAIT
306      };
307
308      /* States of the CLEANUP fsm */
309      enum cleanup_fsm_state_e
310      {
311        CLEANUP_IDLE,
312        CLEANUP_GET_NLINE,
313        CLEANUP_DIR_REQ,
314        CLEANUP_DIR_LOCK,
315        CLEANUP_DIR_WRITE,
316        CLEANUP_HEAP_REQ,
317        CLEANUP_HEAP_LOCK,
318        CLEANUP_HEAP_SEARCH,
319        CLEANUP_HEAP_CLEAN,
320        CLEANUP_HEAP_FREE,
321        CLEANUP_IVT_LOCK,
322        CLEANUP_IVT_DECREMENT,
323        CLEANUP_IVT_CLEAR,
324        CLEANUP_WRITE_RSP,
325        CLEANUP_SEND_CLACK,
326        CLEANUP_TEST_HEADER,
327        CLEANUP_TEST_SIGNATURE
328      };
329
330      /* States of the ALLOC_DIR fsm */
331      enum alloc_dir_fsm_state_e
332      {
333        ALLOC_DIR_RESET,
334        ALLOC_DIR_READ,
335        ALLOC_DIR_WRITE,
336        ALLOC_DIR_CAS,
337        ALLOC_DIR_CLEANUP,
338        ALLOC_DIR_XRAM_RSP,
339        ALLOC_DIR_CONFIG
340      };
341
342      /* States of the ALLOC_TRT fsm */
343      enum alloc_trt_fsm_state_e
344      {
345        ALLOC_TRT_READ,
346        ALLOC_TRT_WRITE,
347        ALLOC_TRT_CAS,
348        ALLOC_TRT_XRAM_RSP,
349        ALLOC_TRT_IXR_RSP,
350        ALLOC_TRT_IXR_CMD,
351        ALLOC_TRT_CONFIG
352      };
353
354      /* States of the ALLOC_UPT fsm */
355      enum alloc_upt_fsm_state_e
356      {
357        ALLOC_UPT_WRITE,
358        ALLOC_UPT_CAS,
359        ALLOC_UPT_MULTI_ACK
360      };
361
362      /* States of the ALLOC_IVT fsm */
363      enum alloc_ivt_fsm_state_e
364      {
365        ALLOC_IVT_WRITE,
366        ALLOC_IVT_XRAM_RSP,
367        ALLOC_IVT_CLEANUP,
368        ALLOC_IVT_CAS,
369        ALLOC_IVT_CONFIG
370      };
371
372      /* States of the ALLOC_HEAP fsm */
373      enum alloc_heap_fsm_state_e
374      {
375        ALLOC_HEAP_RESET,
376        ALLOC_HEAP_READ,
377        ALLOC_HEAP_WRITE,
378        ALLOC_HEAP_CAS,
379        ALLOC_HEAP_CLEANUP,
380        ALLOC_HEAP_XRAM_RSP,
381        ALLOC_HEAP_CONFIG
382      };
383
384      /* transaction type, pktid field */
385      enum transaction_type_e
386      {
387          // b3 unused
388          // b2 READ / NOT READ
389          // Si READ
390          //  b1 DATA / INS
391          //  b0 UNC / MISS
392          // Si NOT READ
393          //  b1 accÚs table llsc type SW / other
394          //  b2 WRITE/CAS/LL/SC
395          TYPE_READ_DATA_UNC          = 0x0,
396          TYPE_READ_DATA_MISS         = 0x1,
397          TYPE_READ_INS_UNC           = 0x2,
398          TYPE_READ_INS_MISS          = 0x3,
399          TYPE_WRITE                  = 0x4,
400          TYPE_CAS                    = 0x5,
401          TYPE_LL                     = 0x6,
402          TYPE_SC                     = 0x7
403      };
404
405      /* SC return values */
406      enum sc_status_type_e
407      {
408          SC_SUCCESS  =   0x00000000,
409          SC_FAIL     =   0x00000001
410      };
411
412      // debug variables
413      bool                 m_debug;
414      bool                 m_debug_previous_valid;
415      size_t               m_debug_previous_count;
416      bool                 m_debug_previous_dirty;
417      data_t *             m_debug_previous_data;
418      data_t *             m_debug_data;
419
420      // instrumentation counters
421      uint64_t     m_cpt_cycles;         // Counter of cycles
422      uint64_t     m_cpt_reset_count;    // Cycle at which the counters were last reset
423
424      // Counters accessible in software (not yet but eventually)
425      uint32_t     m_cpt_read_local;     // Number of local READ transactions
426      uint32_t     m_cpt_read_remote;    // number of remote READ transactions
427      uint32_t     m_cpt_read_cost;      // Number of (flits * distance) for READs
428
429      uint32_t     m_cpt_write_local;    // Number of local WRITE transactions
430      uint32_t     m_cpt_write_remote;   // number of remote WRITE transactions
431      uint32_t     m_cpt_write_flits_local;  // number of flits for local WRITEs
432      uint32_t     m_cpt_write_flits_remote; // number of flits for remote WRITEs
433      uint32_t     m_cpt_write_cost;     // Number of (flits * distance) for WRITEs
434
435      uint32_t     m_cpt_ll_local;       // Number of local LL transactions
436      uint32_t     m_cpt_ll_remote;      // number of remote LL transactions
437      uint32_t     m_cpt_ll_cost;        // Number of (flits * distance) for LLs
438
439      uint32_t     m_cpt_sc_local;       // Number of local SC transactions
440      uint32_t     m_cpt_sc_remote;      // number of remote SC transactions
441      uint32_t     m_cpt_sc_cost;        // Number of (flits * distance) for SCs
442
443      uint32_t     m_cpt_cas_local;      // Number of local SC transactions
444      uint32_t     m_cpt_cas_remote;     // number of remote SC transactions
445      uint32_t     m_cpt_cas_cost;       // Number of (flits * distance) for SCs
446
447      uint32_t     m_cpt_update;         // Number of requests causing an UPDATE
448      uint32_t     m_cpt_update_local;   // Number of local UPDATE transactions
449      uint32_t     m_cpt_update_remote;  // Number of remote UPDATE transactions
450      uint32_t     m_cpt_update_cost;    // Number of (flits * distance) for UPDT
451
452      uint32_t     m_cpt_minval;         // Number of requests causing M_INV
453      uint32_t     m_cpt_minval_local;   // Number of local M_INV transactions
454      uint32_t     m_cpt_minval_remote;  // Number of remote M_INV transactions
455      uint32_t     m_cpt_minval_cost;    // Number of (flits * distance) for M_INV
456
457      uint32_t     m_cpt_binval;         // Number of BROADCAST INVAL
458
459      uint32_t     m_cpt_cleanup_local;  // Number of local CLEANUP transactions
460      uint32_t     m_cpt_cleanup_remote; // Number of remote CLEANUP transactions
461      uint32_t     m_cpt_cleanup_cost;   // Number of (flits * distance) for CLEANUPs
462
463      // Counters not accessible by software
464      uint32_t     m_cpt_read_miss;      // Number of MISS READ
465      uint32_t     m_cpt_write_miss;     // Number of MISS WRITE
466      uint32_t     m_cpt_write_dirty;    // Cumulated length for WRITE transactions
467      uint32_t     m_cpt_write_broadcast;// Number of BROADCAST INVAL because of writes
468
469      uint32_t     m_cpt_trt_rb;         // Read blocked by a hit in trt
470      uint32_t     m_cpt_trt_full;       // Transaction blocked due to a full trt
471
472      uint32_t     m_cpt_get;
473      uint32_t     m_cpt_put;
474
475      size_t       m_prev_count;
476
477      protected:
478
479      SC_HAS_PROCESS(VciMemCache);
480
481      public:
482      sc_in<bool>                                 p_clk;
483      sc_in<bool>                                 p_resetn;
484      sc_out<bool>                                p_irq;
485      soclib::caba::VciTarget<vci_param_int>      p_vci_tgt;
486      soclib::caba::VciInitiator<vci_param_ext>   p_vci_ixr;
487      soclib::caba::DspinInput<memc_dspin_in_width>    p_dspin_p2m;
488      soclib::caba::DspinOutput<memc_dspin_out_width>  p_dspin_m2p;
489      soclib::caba::DspinOutput<memc_dspin_out_width>  p_dspin_clack;
490
491#if MONITOR_MEMCACHE_FSM == 1
492      sc_out<int> p_read_fsm;
493      sc_out<int> p_write_fsm;
494      sc_out<int> p_xram_rsp_fsm;
495      sc_out<int> p_cas_fsm;
496      sc_out<int> p_cleanup_fsm;
497      sc_out<int> p_config_fsm;
498      sc_out<int> p_alloc_heap_fsm;
499      sc_out<int> p_alloc_dir_fsm;
500      sc_out<int> p_alloc_trt_fsm;
501      sc_out<int> p_alloc_upt_fsm;
502      sc_out<int> p_alloc_ivt_fsm;
503      sc_out<int> p_tgt_cmd_fsm;
504      sc_out<int> p_tgt_rsp_fsm;
505      sc_out<int> p_ixr_cmd_fsm;
506      sc_out<int> p_ixr_rsp_fsm;
507      sc_out<int> p_cc_send_fsm;
508      sc_out<int> p_cc_receive_fsm;
509      sc_out<int> p_multi_ack_fsm;
510#endif
511
512      VciMemCache(
513          sc_module_name name,                                // Instance Name
514          const soclib::common::MappingTable &mtp,            // Mapping table INT network
515          const soclib::common::MappingTable &mtx,            // Mapping table RAM network
516          const soclib::common::IntTab       &srcid_x,        // global index RAM network
517          const soclib::common::IntTab       &tgtid_d,        // global index INT network
518          const size_t                       x_width,         // X width in platform
519          const size_t                       y_width,         // Y width in platform
520          const size_t                       nways,           // Number of ways per set
521          const size_t                       nsets,           // Number of sets
522          const size_t                       nwords,          // Number of words per line
523          const size_t                       max_copies,      // max number of copies
524          const size_t                       heap_size=HEAP_ENTRIES,
525          const size_t                       trt_lines=TRT_ENTRIES,
526          const size_t                       upt_lines=UPT_ENTRIES,
527          const size_t                       ivt_lines=IVT_ENTRIES,
528          const size_t                       debug_start_cycle=0,
529          const bool                         debug_ok=false );
530
531      ~VciMemCache();
532
533      void reset_counters();
534      void print_stats(bool activity_counters = true, bool stats = true);
535      void print_trace( size_t detailed = 0 );
536      void cache_monitor(addr_t addr, bool single_word = false);
537      void start_monitor(addr_t addr, addr_t length);
538      void stop_monitor();
539
540      private:
541
542      void transition();
543      void genMoore();
544      void check_monitor(addr_t addr, data_t data, bool read);
545
546      uint32_t req_distance(uint32_t req_srcid);
547      bool is_local_req(uint32_t req_srcid);
548      int  read_instrumentation(uint32_t regr, uint32_t & rdata);
549
550      // Component attributes
551      size_t                             m_nseg;             // number of segments
552      const size_t                       m_srcid_x;          // global index on RAM network
553      const size_t                       m_initiators;       // Number of initiators
554      const size_t                       m_heap_size;        // Size of the heap
555      const size_t                       m_ways;             // Number of ways in a set
556      const size_t                       m_sets;             // Number of cache sets
557      const size_t                       m_words;            // Number of words in a line
558      size_t                             m_x_self;           // X self coordinate
559      size_t                             m_y_self;           // Y self coordinate
560      const size_t                       m_x_width;          // number of x bits in platform
561      const size_t                       m_y_width;          // number of y bits in platform
562      size_t                             m_debug_start_cycle;
563      bool                               m_debug_ok;
564      uint32_t                           m_trt_lines;
565      TransactionTab                     m_trt;              // xram transaction table
566      uint32_t                           m_upt_lines;
567      UpdateTab                          m_upt;              // pending update
568      UpdateTab                          m_ivt;              // pending invalidate
569      CacheDirectory                     m_cache_directory;  // data cache directory
570      CacheData                          m_cache_data;       // data array[set][way][word]
571      HeapDirectory                      m_heap;             // heap for copies
572      size_t                             m_max_copies;       // max number of copies in heap
573      GenericLLSCGlobalTable
574      < 32  ,    // number of slots
575        4096,    // number of processors in the system
576        8000,    // registration life (# of LL operations)
577        addr_t >                         m_llsc_table;       // ll/sc registration table
578
579      // adress masks
580      const soclib::common::AddressMaskingTable<addr_t>   m_x;
581      const soclib::common::AddressMaskingTable<addr_t>   m_y;
582      const soclib::common::AddressMaskingTable<addr_t>   m_z;
583      const soclib::common::AddressMaskingTable<addr_t>   m_nline;
584
585      // broadcast address
586      uint32_t m_broadcast_boundaries;
587
588      // configuration interface constants
589      soclib::common::Segment* m_config_seg;
590      const uint32_t m_config_addr_mask;
591      const uint32_t m_config_regr_width;
592      const uint32_t m_config_func_width;
593      const uint32_t m_config_regr_idx_mask;
594      const uint32_t m_config_func_idx_mask;
595
596      // Fifo between TGT_CMD fsm and READ fsm
597      GenericFifo<addr_t>    m_cmd_read_addr_fifo;
598      GenericFifo<size_t>    m_cmd_read_length_fifo;
599      GenericFifo<size_t>    m_cmd_read_srcid_fifo;
600      GenericFifo<size_t>    m_cmd_read_trdid_fifo;
601      GenericFifo<size_t>    m_cmd_read_pktid_fifo;
602
603      // Fifo between TGT_CMD fsm and WRITE fsm
604      GenericFifo<addr_t>    m_cmd_write_addr_fifo;
605      GenericFifo<bool>      m_cmd_write_eop_fifo;
606      GenericFifo<size_t>    m_cmd_write_srcid_fifo;
607      GenericFifo<size_t>    m_cmd_write_trdid_fifo;
608      GenericFifo<size_t>    m_cmd_write_pktid_fifo;
609      GenericFifo<data_t>    m_cmd_write_data_fifo;
610      GenericFifo<be_t>      m_cmd_write_be_fifo;
611
612      // Fifo between TGT_CMD fsm and CAS fsm
613      GenericFifo<addr_t>    m_cmd_cas_addr_fifo;
614      GenericFifo<bool>      m_cmd_cas_eop_fifo;
615      GenericFifo<size_t>    m_cmd_cas_srcid_fifo;
616      GenericFifo<size_t>    m_cmd_cas_trdid_fifo;
617      GenericFifo<size_t>    m_cmd_cas_pktid_fifo;
618      GenericFifo<data_t>    m_cmd_cas_wdata_fifo;
619
620      // Fifo between CC_RECEIVE fsm and CLEANUP fsm
621      GenericFifo<uint64_t>  m_cc_receive_to_cleanup_fifo;
622
623      // Fifo between CC_RECEIVE fsm and MULTI_ACK fsm
624      GenericFifo<uint64_t>  m_cc_receive_to_multi_ack_fifo;
625
626      // Fifo between CC_RECEIVE fsm and MULTI_ACK fsm
627      GenericFifo<uint64_t>  m_cc_receive_to_cc_test_fifo;
628
629      // Buffer between TGT_CMD fsm and TGT_RSP fsm
630      // (segmentation violation response request)
631      sc_signal<bool>     r_tgt_cmd_to_tgt_rsp_req;
632
633      sc_signal<uint32_t> r_tgt_cmd_to_tgt_rsp_rdata;
634      sc_signal<size_t>   r_tgt_cmd_to_tgt_rsp_error;
635      sc_signal<size_t>   r_tgt_cmd_to_tgt_rsp_srcid;
636      sc_signal<size_t>   r_tgt_cmd_to_tgt_rsp_trdid;
637      sc_signal<size_t>   r_tgt_cmd_to_tgt_rsp_pktid;
638
639      sc_signal<addr_t>   r_tgt_cmd_config_addr;
640      sc_signal<size_t>   r_tgt_cmd_config_cmd;
641
642      //////////////////////////////////////////////////
643      // Registers controlled by the TGT_CMD fsm
644      //////////////////////////////////////////////////
645
646      sc_signal<int>         r_tgt_cmd_fsm;
647
648      ///////////////////////////////////////////////////////
649      // Registers controlled by the CONFIG fsm
650      ///////////////////////////////////////////////////////
651
652      sc_signal<int>      r_config_fsm;               // FSM state
653      sc_signal<int>      r_config_cmd;               // config request type
654      sc_signal<addr_t>   r_config_address;           // target buffer physical address
655      sc_signal<size_t>   r_config_srcid;             // config request srcid
656      sc_signal<size_t>   r_config_trdid;             // config request trdid
657      sc_signal<size_t>   r_config_pktid;             // config request pktid
658      sc_signal<size_t>   r_config_cmd_lines;         // number of lines to be handled
659      sc_signal<size_t>   r_config_rsp_lines;         // number of lines not completed
660      sc_signal<size_t>   r_config_dir_way;           // DIR: selected way
661      sc_signal<bool>     r_config_dir_lock;          // DIR: locked entry
662      sc_signal<size_t>   r_config_dir_count;         // DIR: number of copies
663      sc_signal<bool>     r_config_dir_is_cnt;        // DIR: counter mode (broadcast)
664      sc_signal<size_t>   r_config_dir_copy_srcid;    // DIR: first copy SRCID
665      sc_signal<bool>     r_config_dir_copy_inst;     // DIR: first copy L1 type
666      sc_signal<size_t>   r_config_dir_ptr;           // DIR: index of next copy in HEAP
667      sc_signal<size_t>   r_config_heap_next;         // current pointer to scan HEAP
668      sc_signal<size_t>   r_config_trt_index;         // selected entry in TRT
669      sc_signal<size_t>   r_config_ivt_index;         // selected entry in IVT
670
671      // Buffer between CONFIG fsm and IXR_CMD fsm
672      sc_signal<bool>     r_config_to_ixr_cmd_req;    // valid request
673      sc_signal<size_t>   r_config_to_ixr_cmd_index;  // TRT index
674
675      // Buffer between CONFIG fsm and TGT_RSP fsm (send a done response to L1 cache)
676      sc_signal<bool>     r_config_to_tgt_rsp_req;    // valid request
677      sc_signal<bool>     r_config_to_tgt_rsp_error;  // error response
678      sc_signal<size_t>   r_config_to_tgt_rsp_srcid;  // Transaction srcid
679      sc_signal<size_t>   r_config_to_tgt_rsp_trdid;  // Transaction trdid
680      sc_signal<size_t>   r_config_to_tgt_rsp_pktid;  // Transaction pktid
681
682      // Buffer between CONFIG fsm and CC_SEND fsm (multi-inval / broadcast-inval)
683      sc_signal<bool>     r_config_to_cc_send_multi_req;    // multi-inval request
684      sc_signal<bool>     r_config_to_cc_send_brdcast_req;  // broadcast-inval request
685      sc_signal<addr_t>   r_config_to_cc_send_nline;        // line index
686      sc_signal<size_t>   r_config_to_cc_send_trdid;        // UPT index
687      GenericFifo<bool>   m_config_to_cc_send_inst_fifo;    // fifo for the L1 type
688      GenericFifo<size_t> m_config_to_cc_send_srcid_fifo;   // fifo for owners srcid
689
690      ///////////////////////////////////////////////////////
691      // Registers controlled by the READ fsm
692      ///////////////////////////////////////////////////////
693
694      sc_signal<int>      r_read_fsm;                 // FSM state
695      sc_signal<size_t>   r_read_copy;                // Srcid of the first copy
696      sc_signal<size_t>   r_read_copy_cache;          // Srcid of the first copy
697      sc_signal<bool>     r_read_copy_inst;           // Type of the first copy
698      sc_signal<tag_t>    r_read_tag;                 // cache line tag (in directory)
699      sc_signal<bool>     r_read_is_cnt;              // is_cnt bit (in directory)
700      sc_signal<bool>     r_read_lock;                // lock bit (in directory)
701      sc_signal<bool>     r_read_dirty;               // dirty bit (in directory)
702      sc_signal<size_t>   r_read_count;               // number of copies
703      sc_signal<size_t>   r_read_ptr;                 // pointer to the heap
704      sc_signal<data_t> * r_read_data;                // data (one cache line)
705      sc_signal<size_t>   r_read_way;                 // associative way (in cache)
706      sc_signal<size_t>   r_read_trt_index;           // Transaction Table index
707      sc_signal<size_t>   r_read_next_ptr;            // Next entry to point to
708      sc_signal<bool>     r_read_last_free;           // Last free entry
709      sc_signal<addr_t>   r_read_ll_key;              // LL key from llsc_global_table
710
711      // Buffer between READ fsm and IXR_CMD fsm
712      sc_signal<bool>     r_read_to_ixr_cmd_req;      // valid request
713      sc_signal<size_t>   r_read_to_ixr_cmd_index;    // TRT index
714
715      // Buffer between READ fsm and TGT_RSP fsm (send a hit read response to L1 cache)
716      sc_signal<bool>     r_read_to_tgt_rsp_req;      // valid request
717      sc_signal<size_t>   r_read_to_tgt_rsp_srcid;    // Transaction srcid
718      sc_signal<size_t>   r_read_to_tgt_rsp_trdid;    // Transaction trdid
719      sc_signal<size_t>   r_read_to_tgt_rsp_pktid;    // Transaction pktid
720      sc_signal<data_t> * r_read_to_tgt_rsp_data;     // data (one cache line)
721      sc_signal<size_t>   r_read_to_tgt_rsp_word;     // first word of the response
722      sc_signal<size_t>   r_read_to_tgt_rsp_length;   // length of the response
723      sc_signal<addr_t>   r_read_to_tgt_rsp_ll_key;   // LL key from llsc_global_table
724
725      ///////////////////////////////////////////////////////////////
726      // Registers controlled by the WRITE fsm
727      ///////////////////////////////////////////////////////////////
728
729      sc_signal<int>      r_write_fsm;                // FSM state
730      sc_signal<addr_t>   r_write_address;            // first word address
731      sc_signal<size_t>   r_write_word_index;         // first word index in line
732      sc_signal<size_t>   r_write_word_count;         // number of words in line
733      sc_signal<size_t>   r_write_srcid;              // transaction srcid
734      sc_signal<size_t>   r_write_trdid;              // transaction trdid
735      sc_signal<size_t>   r_write_pktid;              // transaction pktid
736      sc_signal<data_t> * r_write_data;               // data (one cache line)
737      sc_signal<be_t>   * r_write_be;                 // one byte enable per word
738      sc_signal<bool>     r_write_byte;               // (BE != 0X0) and (BE != 0xF)
739      sc_signal<bool>     r_write_is_cnt;             // is_cnt bit (in directory)
740      sc_signal<bool>     r_write_lock;               // lock bit (in directory)
741      sc_signal<tag_t>    r_write_tag;                // cache line tag (in directory)
742      sc_signal<size_t>   r_write_copy;               // first owner of the line
743      sc_signal<size_t>   r_write_copy_cache;         // first owner of the line
744      sc_signal<bool>     r_write_copy_inst;          // is this owner a ICache ?
745      sc_signal<size_t>   r_write_count;              // number of copies
746      sc_signal<size_t>   r_write_ptr;                // pointer to the heap
747      sc_signal<size_t>   r_write_next_ptr;           // next pointer to the heap
748      sc_signal<bool>     r_write_to_dec;             // need to decrement update counter
749      sc_signal<size_t>   r_write_way;                // way of the line
750      sc_signal<size_t>   r_write_trt_index;          // index in Transaction Table
751      sc_signal<size_t>   r_write_upt_index;          // index in Update Table
752      sc_signal<bool>     r_write_sc_fail;            // sc command failed
753      sc_signal<data_t>   r_write_sc_key;             // sc command key
754      sc_signal<bool>     r_write_bc_data_we;         // Write enable for data buffer
755
756      // Buffer between WRITE fsm and TGT_RSP fsm (acknowledge a write command from L1)
757      sc_signal<bool>     r_write_to_tgt_rsp_req;     // valid request
758      sc_signal<size_t>   r_write_to_tgt_rsp_srcid;   // transaction srcid
759      sc_signal<size_t>   r_write_to_tgt_rsp_trdid;   // transaction trdid
760      sc_signal<size_t>   r_write_to_tgt_rsp_pktid;   // transaction pktid
761      sc_signal<bool>     r_write_to_tgt_rsp_sc_fail; // sc command failed
762
763      // Buffer between WRITE fsm and IXR_CMD fsm
764      sc_signal<bool>     r_write_to_ixr_cmd_req;     // valid request
765      sc_signal<size_t>   r_write_to_ixr_cmd_index;   // TRT index
766
767      // Buffer between WRITE fsm and CC_SEND fsm (Update/Invalidate L1 caches)
768      sc_signal<bool>     r_write_to_cc_send_multi_req;     // valid multicast request
769      sc_signal<bool>     r_write_to_cc_send_brdcast_req;   // valid brdcast request
770      sc_signal<addr_t>   r_write_to_cc_send_nline;         // cache line index
771      sc_signal<size_t>   r_write_to_cc_send_trdid;         // index in Update Table
772      sc_signal<data_t> * r_write_to_cc_send_data;          // data (one cache line)
773      sc_signal<be_t>   * r_write_to_cc_send_be;            // word enable
774      sc_signal<size_t>   r_write_to_cc_send_count;         // number of words in line
775      sc_signal<size_t>   r_write_to_cc_send_index;         // index of first word in line
776      GenericFifo<bool>   m_write_to_cc_send_inst_fifo;     // fifo for the L1 type
777      GenericFifo<size_t> m_write_to_cc_send_srcid_fifo;    // fifo for srcids
778
779      // Buffer between WRITE fsm and MULTI_ACK fsm (Decrement UPT entry)
780      sc_signal<bool>     r_write_to_multi_ack_req;       // valid request
781      sc_signal<size_t>   r_write_to_multi_ack_upt_index; // index in update table
782
783      /////////////////////////////////////////////////////////
784      // Registers controlled by MULTI_ACK fsm
785      //////////////////////////////////////////////////////////
786
787      sc_signal<int>      r_multi_ack_fsm;       // FSM state
788      sc_signal<size_t>   r_multi_ack_upt_index; // index in the Update Table
789      sc_signal<size_t>   r_multi_ack_srcid;     // pending write srcid
790      sc_signal<size_t>   r_multi_ack_trdid;     // pending write trdid
791      sc_signal<size_t>   r_multi_ack_pktid;     // pending write pktid
792      sc_signal<addr_t>   r_multi_ack_nline;     // pending write nline
793
794      // Buffer between MULTI_ACK fsm and TGT_RSP fsm (complete write/update transaction)
795      sc_signal<bool>     r_multi_ack_to_tgt_rsp_req;   // valid request
796      sc_signal<size_t>   r_multi_ack_to_tgt_rsp_srcid; // Transaction srcid
797      sc_signal<size_t>   r_multi_ack_to_tgt_rsp_trdid; // Transaction trdid
798      sc_signal<size_t>   r_multi_ack_to_tgt_rsp_pktid; // Transaction pktid
799
800      ///////////////////////////////////////////////////////
801      // Registers controlled by CLEANUP fsm
802      ///////////////////////////////////////////////////////
803
804      sc_signal<int>      r_cleanup_fsm;           // FSM state
805      sc_signal<size_t>   r_cleanup_srcid;         // transaction srcid
806      sc_signal<bool>     r_cleanup_inst;          // Instruction or Data ?
807      sc_signal<size_t>   r_cleanup_way_index;     // L1 Cache Way index
808      sc_signal<addr_t>   r_cleanup_nline;         // cache line index
809
810
811      sc_signal<copy_t>   r_cleanup_copy;          // first copy
812      sc_signal<copy_t>   r_cleanup_copy_cache;    // first copy
813      sc_signal<size_t>   r_cleanup_copy_inst;     // type of the first copy
814      sc_signal<copy_t>   r_cleanup_count;         // number of copies
815      sc_signal<size_t>   r_cleanup_ptr;           // pointer to the heap
816      sc_signal<size_t>   r_cleanup_prev_ptr;      // previous pointer to the heap
817      sc_signal<size_t>   r_cleanup_prev_srcid;    // srcid of previous heap entry
818      sc_signal<size_t>   r_cleanup_prev_cache_id; // srcid of previous heap entry
819      sc_signal<bool>     r_cleanup_prev_inst;     // inst bit of previous heap entry
820      sc_signal<size_t>   r_cleanup_next_ptr;      // next pointer to the heap
821      sc_signal<tag_t>    r_cleanup_tag;           // cache line tag (in directory)
822      sc_signal<bool>     r_cleanup_is_cnt;        // inst bit (in directory)
823      sc_signal<bool>     r_cleanup_lock;          // lock bit (in directory)
824      sc_signal<bool>     r_cleanup_dirty;         // dirty bit (in directory)
825      sc_signal<size_t>   r_cleanup_way;           // associative way (in cache)
826
827      sc_signal<size_t>   r_cleanup_write_srcid;   // srcid of write rsp
828      sc_signal<size_t>   r_cleanup_write_trdid;   // trdid of write rsp
829      sc_signal<size_t>   r_cleanup_write_pktid;   // pktid of write rsp
830
831      sc_signal<bool>     r_cleanup_need_rsp;      // write response required
832      sc_signal<bool>     r_cleanup_need_ack;      // config acknowledge required
833
834      sc_signal<size_t>   r_cleanup_index;         // index of the INVAL line (in the UPT)
835
836      // Buffer between CLEANUP fsm and TGT_RSP fsm (acknowledge a write command from L1)
837      sc_signal<bool>     r_cleanup_to_tgt_rsp_req;   // valid request
838      sc_signal<size_t>   r_cleanup_to_tgt_rsp_srcid; // transaction srcid
839      sc_signal<size_t>   r_cleanup_to_tgt_rsp_trdid; // transaction trdid
840      sc_signal<size_t>   r_cleanup_to_tgt_rsp_pktid; // transaction pktid
841
842      ///////////////////////////////////////////////////////
843      // Registers controlled by CAS fsm
844      ///////////////////////////////////////////////////////
845
846      sc_signal<int>      r_cas_fsm;              // FSM state
847      sc_signal<data_t>   r_cas_wdata;            // write data word
848      sc_signal<data_t> * r_cas_rdata;            // read data word
849      sc_signal<uint32_t> r_cas_lfsr;             // lfsr for random introducing
850      sc_signal<size_t>   r_cas_cpt;              // size of command
851      sc_signal<copy_t>   r_cas_copy;             // Srcid of the first copy
852      sc_signal<copy_t>   r_cas_copy_cache;       // Srcid of the first copy
853      sc_signal<bool>     r_cas_copy_inst;        // Type of the first copy
854      sc_signal<size_t>   r_cas_count;            // number of copies
855      sc_signal<size_t>   r_cas_ptr;              // pointer to the heap
856      sc_signal<size_t>   r_cas_next_ptr;         // next pointer to the heap
857      sc_signal<bool>     r_cas_is_cnt;           // is_cnt bit (in directory)
858      sc_signal<bool>     r_cas_dirty;            // dirty bit (in directory)
859      sc_signal<size_t>   r_cas_way;              // way in directory
860      sc_signal<size_t>   r_cas_set;              // set in directory
861      sc_signal<data_t>   r_cas_tag;              // cache line tag (in directory)
862      sc_signal<size_t>   r_cas_trt_index;        // Transaction Table index
863      sc_signal<size_t>   r_cas_upt_index;        // Update Table index
864      sc_signal<data_t> * r_cas_data;             // cache line data
865
866      // Buffer between CAS fsm and IXR_CMD fsm
867      sc_signal<bool>     r_cas_to_ixr_cmd_req;   // valid request
868      sc_signal<size_t>   r_cas_to_ixr_cmd_index; // TRT index
869
870      // Buffer between CAS fsm and TGT_RSP fsm
871      sc_signal<bool>     r_cas_to_tgt_rsp_req;   // valid request
872      sc_signal<data_t>   r_cas_to_tgt_rsp_data;  // read data word
873      sc_signal<size_t>   r_cas_to_tgt_rsp_srcid; // Transaction srcid
874      sc_signal<size_t>   r_cas_to_tgt_rsp_trdid; // Transaction trdid
875      sc_signal<size_t>   r_cas_to_tgt_rsp_pktid; // Transaction pktid
876
877      // Buffer between CAS fsm and CC_SEND fsm (Update/Invalidate L1 caches)
878      sc_signal<bool>     r_cas_to_cc_send_multi_req;     // valid request
879      sc_signal<bool>     r_cas_to_cc_send_brdcast_req;   // brdcast request
880      sc_signal<addr_t>   r_cas_to_cc_send_nline;         // cache line index
881      sc_signal<size_t>   r_cas_to_cc_send_trdid;         // index in Update Table
882      sc_signal<data_t>   r_cas_to_cc_send_wdata;         // data (one word)
883      sc_signal<bool>     r_cas_to_cc_send_is_long;       // it is a 64 bits CAS
884      sc_signal<data_t>   r_cas_to_cc_send_wdata_high;    // data high (one word)
885      sc_signal<size_t>   r_cas_to_cc_send_index;         // index of the word in line
886      GenericFifo<bool>   m_cas_to_cc_send_inst_fifo;     // fifo for the L1 type
887      GenericFifo<size_t> m_cas_to_cc_send_srcid_fifo;    // fifo for srcids
888
889      ////////////////////////////////////////////////////
890      // Registers controlled by the IXR_RSP fsm
891      ////////////////////////////////////////////////////
892
893      sc_signal<int>      r_ixr_rsp_fsm;                // FSM state
894      sc_signal<size_t>   r_ixr_rsp_trt_index;          // TRT entry index
895      sc_signal<size_t>   r_ixr_rsp_cpt;                // word counter
896
897      // Buffer between IXR_RSP fsm and CONFIG fsm  (response from the XRAM)
898      sc_signal<bool>     r_ixr_rsp_to_config_ack;      // one single bit
899
900      // Buffer between IXR_RSP fsm and XRAM_RSP fsm  (response from the XRAM)
901      sc_signal<bool>   * r_ixr_rsp_to_xram_rsp_rok;    // one bit per TRT entry
902
903      ////////////////////////////////////////////////////
904      // Registers controlled by the XRAM_RSP fsm
905      ////////////////////////////////////////////////////
906
907      sc_signal<int>      r_xram_rsp_fsm;               // FSM state
908      sc_signal<size_t>   r_xram_rsp_trt_index;         // TRT entry index
909      TransactionTabEntry r_xram_rsp_trt_buf;           // TRT entry local buffer
910      sc_signal<bool>     r_xram_rsp_victim_inval;      // victim line invalidate
911      sc_signal<bool>     r_xram_rsp_victim_is_cnt;     // victim line inst bit
912      sc_signal<bool>     r_xram_rsp_victim_dirty;      // victim line dirty bit
913      sc_signal<size_t>   r_xram_rsp_victim_way;        // victim line way
914      sc_signal<size_t>   r_xram_rsp_victim_set;        // victim line set
915      sc_signal<addr_t>   r_xram_rsp_victim_nline;      // victim line index
916      sc_signal<copy_t>   r_xram_rsp_victim_copy;       // victim line first copy
917      sc_signal<copy_t>   r_xram_rsp_victim_copy_cache; // victim line first copy
918      sc_signal<bool>     r_xram_rsp_victim_copy_inst;  // victim line type of first copy
919      sc_signal<size_t>   r_xram_rsp_victim_count;      // victim line number of copies
920      sc_signal<size_t>   r_xram_rsp_victim_ptr;        // victim line pointer to the heap
921      sc_signal<data_t> * r_xram_rsp_victim_data;       // victim line data
922      sc_signal<size_t>   r_xram_rsp_ivt_index;         // IVT entry index
923      sc_signal<size_t>   r_xram_rsp_next_ptr;          // Next pointer to the heap
924      sc_signal<bool>     r_xram_rsp_rerror_irq;        // WRITE MISS rerror irq
925      sc_signal<bool>     r_xram_rsp_rerror_irq_enable; // WRITE MISS rerror irq enable
926      sc_signal<addr_t>   r_xram_rsp_rerror_address;    // WRITE MISS rerror address
927      sc_signal<size_t>   r_xram_rsp_rerror_rsrcid;     // WRITE MISS rerror srcid
928
929      // Buffer between XRAM_RSP fsm and TGT_RSP fsm  (response to L1 cache)
930      sc_signal<bool>     r_xram_rsp_to_tgt_rsp_req;    // Valid request
931      sc_signal<size_t>   r_xram_rsp_to_tgt_rsp_srcid;  // Transaction srcid
932      sc_signal<size_t>   r_xram_rsp_to_tgt_rsp_trdid;  // Transaction trdid
933      sc_signal<size_t>   r_xram_rsp_to_tgt_rsp_pktid;  // Transaction pktid
934      sc_signal<data_t> * r_xram_rsp_to_tgt_rsp_data;   // data (one cache line)
935      sc_signal<size_t>   r_xram_rsp_to_tgt_rsp_word;   // first word index
936      sc_signal<size_t>   r_xram_rsp_to_tgt_rsp_length; // length of the response
937      sc_signal<bool>     r_xram_rsp_to_tgt_rsp_rerror; // send error to requester
938      sc_signal<addr_t>   r_xram_rsp_to_tgt_rsp_ll_key; // LL key from llsc_global_table
939
940      // Buffer between XRAM_RSP fsm and CC_SEND fsm (Inval L1 Caches)
941      sc_signal<bool>     r_xram_rsp_to_cc_send_multi_req;     // Valid request
942      sc_signal<bool>     r_xram_rsp_to_cc_send_brdcast_req;   // Broadcast request
943      sc_signal<addr_t>   r_xram_rsp_to_cc_send_nline;         // cache line index;
944      sc_signal<size_t>   r_xram_rsp_to_cc_send_trdid;         // index of UPT entry
945      GenericFifo<bool>   m_xram_rsp_to_cc_send_inst_fifo;     // fifo for the L1 type
946      GenericFifo<size_t> m_xram_rsp_to_cc_send_srcid_fifo;    // fifo for srcids
947
948      // Buffer between XRAM_RSP fsm and IXR_CMD fsm
949      sc_signal<bool>     r_xram_rsp_to_ixr_cmd_req;   // Valid request
950      sc_signal<size_t>   r_xram_rsp_to_ixr_cmd_index; // TRT index
951
952      ////////////////////////////////////////////////////
953      // Registers controlled by the IXR_CMD fsm
954      ////////////////////////////////////////////////////
955
956      sc_signal<int>      r_ixr_cmd_fsm;
957      sc_signal<size_t>   r_ixr_cmd_word;              // word index for a put
958      sc_signal<size_t>   r_ixr_cmd_trdid;             // TRT index value
959      sc_signal<addr_t>   r_ixr_cmd_address;           // address to XRAM
960      sc_signal<data_t> * r_ixr_cmd_wdata;             // cache line buffer
961      sc_signal<bool>     r_ixr_cmd_get;               // transaction type (PUT/GET)
962
963      ////////////////////////////////////////////////////
964      // Registers controlled by TGT_RSP fsm
965      ////////////////////////////////////////////////////
966
967      sc_signal<int>      r_tgt_rsp_fsm;
968      sc_signal<size_t>   r_tgt_rsp_cpt;
969      sc_signal<bool>     r_tgt_rsp_key_sent;
970
971      ////////////////////////////////////////////////////
972      // Registers controlled by CC_SEND fsm
973      ////////////////////////////////////////////////////
974
975      sc_signal<int>      r_cc_send_fsm;
976      sc_signal<size_t>   r_cc_send_cpt;
977      sc_signal<bool>     r_cc_send_inst;
978
979      ////////////////////////////////////////////////////
980      // Registers controlled by CC_RECEIVE fsm
981      ////////////////////////////////////////////////////
982
983      sc_signal<int>      r_cc_receive_fsm;
984
985      ////////////////////////////////////////////////////
986      // Registers controlled by CC_TEST fsm
987      ////////////////////////////////////////////////////
988
989      sc_signal<int>      r_cc_test_fsm;
990      sc_signal<size_t>   r_cc_test_srcid;
991
992      // Buffer between CC_TEST fsm and CC_SEND fsm
993      sc_signal<bool>     r_cc_test_to_cc_send_req;
994
995      // Buffer between CC_TEST fsm and CLEANUP fsm
996      sc_signal<bool>     r_cc_test_to_cleanup_req;
997
998      ////////////////////////////////////////////////////
999      // Registers controlled by ALLOC_DIR fsm
1000      ////////////////////////////////////////////////////
1001
1002      sc_signal<int>      r_alloc_dir_fsm;
1003      sc_signal<unsigned> r_alloc_dir_reset_cpt;
1004
1005      ////////////////////////////////////////////////////
1006      // Registers controlled by ALLOC_TRT fsm
1007      ////////////////////////////////////////////////////
1008
1009      sc_signal<int>      r_alloc_trt_fsm;
1010
1011      ////////////////////////////////////////////////////
1012      // Registers controlled by ALLOC_UPT fsm
1013      ////////////////////////////////////////////////////
1014
1015      sc_signal<int>      r_alloc_upt_fsm;
1016
1017      ////////////////////////////////////////////////////
1018      // Registers controlled by ALLOC_IVT fsm
1019      ////////////////////////////////////////////////////
1020
1021      sc_signal<int>      r_alloc_ivt_fsm;
1022
1023      ////////////////////////////////////////////////////
1024      // Registers controlled by ALLOC_HEAP fsm
1025      ////////////////////////////////////////////////////
1026
1027      sc_signal<int>      r_alloc_heap_fsm;
1028      sc_signal<unsigned> r_alloc_heap_reset_cpt;
1029    }; // end class VciMemCache
1030
1031}}
1032
1033#endif
1034
1035// Local Variables:
1036// tab-width: 2
1037// c-basic-offset: 2
1038// c-file-offsets:((innamespace . 0)(inline-open . 0))
1039// indent-tabs-mode: nil
1040// End:
1041
1042// vim: filetype=cpp:expandtab:shiftwidth=2:tabstop=2:softtabstop=2
1043
Note: See TracBrowser for help on using the repository browser.