source: trunk/platforms/tsar_generic_xbar/tsar_xbar_cluster/caba/source/include/tsar_xbar_cluster.h @ 485

Last change on this file since 485 was 485, checked in by lambert, 11 years ago
  • Fixing chbuf dma segment size
  • Changing the way number of chained buffer dma channels is defined top.cpp now uses the NB_CMA_CHANNELS present in hard_config.h
  • Adding a parameter to TsarXbarCluster? constructor: chbufdma_channels

--Cette ligne, et les suivantes ci-dessous, seront ignorées--

M top.cpp
M tsar_xbar_cluster/caba/source/include/tsar_xbar_cluster.h
M tsar_xbar_cluster/caba/source/src/tsar_xbar_cluster.cpp

File size: 12.2 KB
Line 
1//////////////////////////////////////////////////////////////////////////////
2// File: tsar_xbar_cluster.h
3// Author: Alain Greiner
4// Copyright: UPMC/LIP6
5// Date : march 2013
6// This program is released under the GNU public license
7//////////////////////////////////////////////////////////////////////////////
8
9#ifndef SOCLIB_CABA_TSAR_XBAR_CLUSTER_H
10#define SOCLIB_CABA_TSAR_XBAR_CLUSTER_H
11
12#include <systemc>
13#include <sys/time.h>
14#include <iostream>
15#include <sstream>
16#include <cstdlib>
17#include <cstdarg>
18
19#include "gdbserver.h"
20#include "mapping_table.h"
21#include "mips32.h"
22#include "vci_simple_ram.h"
23#include "vci_simple_rom.h"
24#include "vci_xicu.h"
25#include "dspin_local_crossbar.h"
26#include "vci_dspin_initiator_wrapper.h"
27#include "vci_dspin_target_wrapper.h"
28#include "virtual_dspin_router.h"
29#include "vci_multi_tty.h"
30#include "vci_multi_nic.h"
31#include "vci_chbuf_dma.h"
32#include "vci_block_device_tsar.h"
33#include "vci_framebuffer.h"
34#include "vci_multi_dma.h"
35#include "vci_mem_cache.h"
36#include "vci_cc_vcache_wrapper.h"
37
38namespace soclib { namespace caba {
39
40///////////////////////////////////////////////////////////////////////////
41template<size_t dspin_cmd_width,
42         size_t dspin_rsp_width,
43         typename vci_param_int,
44         typename vci_param_ext>  class TsarXbarCluster
45///////////////////////////////////////////////////////////////////////////
46    : public soclib::caba::BaseModule
47{
48    public:
49
50    // Ports
51    sc_in<bool>                                     p_clk;
52    sc_in<bool>                                     p_resetn;
53    soclib::caba::DspinOutput<dspin_cmd_width>      **p_cmd_out;
54    soclib::caba::DspinInput<dspin_cmd_width>       **p_cmd_in;
55    soclib::caba::DspinOutput<dspin_rsp_width>      **p_rsp_out;
56    soclib::caba::DspinInput<dspin_rsp_width>       **p_rsp_in;
57
58    // interrupt signals
59    sc_signal<bool>         signal_false;
60    sc_signal<bool>         signal_proc_it[8];
61    sc_signal<bool>         signal_irq_mdma[8];
62    sc_signal<bool>         signal_irq_mtty[23];
63    sc_signal<bool>         signal_irq_mnic_rx[8];  // unused
64    sc_signal<bool>         signal_irq_mnic_tx[8];  // unused
65    sc_signal<bool>         signal_irq_chbuf[8];  // unused
66    sc_signal<bool>         signal_irq_bdev;
67
68    // DSPIN signals between DSPIN routers and local_crossbars
69    DspinSignals<dspin_cmd_width>   signal_dspin_cmd_l2g_d;
70    DspinSignals<dspin_cmd_width>   signal_dspin_cmd_g2l_d;
71    DspinSignals<dspin_cmd_width>   signal_dspin_m2p_l2g_c;
72    DspinSignals<dspin_cmd_width>   signal_dspin_m2p_g2l_c;
73    DspinSignals<dspin_cmd_width>   signal_dspin_clack_l2g_c;
74    DspinSignals<dspin_cmd_width>   signal_dspin_clack_g2l_c;
75    DspinSignals<dspin_rsp_width>   signal_dspin_rsp_l2g_d;
76    DspinSignals<dspin_rsp_width>   signal_dspin_rsp_g2l_d;
77    DspinSignals<dspin_rsp_width>   signal_dspin_p2m_l2g_c;
78    DspinSignals<dspin_rsp_width>   signal_dspin_p2m_g2l_c;
79
80    // Direct VCI signals to VCI/DSPIN wrappers
81    VciSignals<vci_param_int>       signal_vci_ini_proc[8];
82    VciSignals<vci_param_int>       signal_vci_ini_mdma;
83    VciSignals<vci_param_int>       signal_vci_ini_bdev;
84    VciSignals<vci_param_int>       signal_vci_ini_chbuf;
85
86    VciSignals<vci_param_int>       signal_vci_tgt_memc;
87    VciSignals<vci_param_int>       signal_vci_tgt_xicu;
88    VciSignals<vci_param_int>       signal_vci_tgt_mdma;
89    VciSignals<vci_param_int>       signal_vci_tgt_mtty;
90    VciSignals<vci_param_int>       signal_vci_tgt_bdev;
91    VciSignals<vci_param_int>       signal_vci_tgt_brom;
92    VciSignals<vci_param_int>       signal_vci_tgt_fbuf;
93    VciSignals<vci_param_int>       signal_vci_tgt_mnic;
94    VciSignals<vci_param_int>       signal_vci_tgt_chbuf;
95
96    // Direct DSPIN signals to local crossbars
97    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_proc_i[8];
98    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_proc_i[8];
99    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mdma_i;
100    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mdma_i;
101    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_bdev_i;
102    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_bdev_i;
103    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_chbuf_i;
104    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_chbuf_i;
105
106    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_memc_t;
107    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_memc_t;
108    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_xicu_t;
109    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_xicu_t;
110    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mdma_t;
111    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mdma_t;
112    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mtty_t;
113    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mtty_t;
114    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_bdev_t;
115    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_bdev_t;
116    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_brom_t;
117    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_brom_t;
118    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_fbuf_t;
119    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_fbuf_t;
120    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mnic_t;
121    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mnic_t;
122    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_chbuf_t;
123    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_chbuf_t;
124
125    // Coherence DSPIN signals to local crossbar
126    DspinSignals<dspin_cmd_width>     signal_dspin_m2p_memc;
127    DspinSignals<dspin_cmd_width>     signal_dspin_clack_memc;
128    DspinSignals<dspin_rsp_width>     signal_dspin_p2m_memc;
129    DspinSignals<dspin_cmd_width>     signal_dspin_m2p_proc[8];
130    DspinSignals<dspin_cmd_width>     signal_dspin_clack_proc[8];
131    DspinSignals<dspin_rsp_width>     signal_dspin_p2m_proc[8];
132
133    // external RAM to MEMC VCI signal
134    VciSignals<vci_param_ext>         signal_vci_xram;
135
136    // Components
137
138    VciCcVCacheWrapper<vci_param_int,
139                       dspin_cmd_width,
140                       dspin_rsp_width,
141                       GdbServer<Mips32ElIss> >*  proc[8];
142
143    VciDspinInitiatorWrapper<vci_param_int,
144                             dspin_cmd_width,
145                             dspin_rsp_width>*    wi_proc[8];
146
147    VciMemCache<vci_param_int,
148                vci_param_ext,
149                dspin_rsp_width,
150                dspin_cmd_width>*                 memc;
151
152    VciDspinTargetWrapper<vci_param_int,
153                          dspin_cmd_width,
154                          dspin_rsp_width>*       wt_memc;
155
156    VciXicu<vci_param_int>*                       xicu;
157
158    VciDspinTargetWrapper<vci_param_int,
159                          dspin_cmd_width,
160                          dspin_rsp_width>*       wt_xicu;
161
162    VciMultiDma<vci_param_int>*                   mdma;
163
164    VciDspinInitiatorWrapper<vci_param_int,
165                             dspin_cmd_width,
166                             dspin_rsp_width>*    wi_mdma;
167
168    VciDspinTargetWrapper<vci_param_int,
169                          dspin_cmd_width,
170                          dspin_rsp_width>*       wt_mdma;
171
172    VciSimpleRam<vci_param_ext>*                  xram;
173
174    VciSimpleRom<vci_param_int>*                  brom;
175
176    VciDspinTargetWrapper<vci_param_int,
177                          dspin_cmd_width,
178                          dspin_rsp_width>*       wt_brom;
179
180    VciMultiTty<vci_param_int>*                   mtty;
181
182    VciDspinTargetWrapper<vci_param_int,
183                          dspin_cmd_width,
184                          dspin_rsp_width>*       wt_mtty;
185
186    VciFrameBuffer<vci_param_int>*                fbuf;
187
188    VciDspinTargetWrapper<vci_param_int,
189                          dspin_cmd_width,
190                          dspin_rsp_width>*       wt_fbuf;
191
192    VciMultiNic<vci_param_int>*                   mnic;
193
194    VciDspinTargetWrapper<vci_param_int,
195                          dspin_cmd_width,
196                          dspin_rsp_width>*       wt_mnic;
197
198    VciChbufDma<vci_param_int>*                   chbuf;
199
200    VciDspinTargetWrapper<vci_param_int,
201                          dspin_cmd_width,
202                          dspin_rsp_width>*       wt_chbuf;
203
204    VciDspinInitiatorWrapper<vci_param_int,
205                          dspin_cmd_width,
206                          dspin_rsp_width>*       wi_chbuf;
207
208    VciBlockDeviceTsar<vci_param_int>*            bdev;
209
210    VciDspinInitiatorWrapper<vci_param_int,
211                             dspin_cmd_width,
212                             dspin_rsp_width>*    wi_bdev;
213
214    VciDspinTargetWrapper<vci_param_int,
215                          dspin_cmd_width,
216                          dspin_rsp_width>*       wt_bdev;
217
218    DspinLocalCrossbar<dspin_cmd_width>*          xbar_cmd_d;
219    DspinLocalCrossbar<dspin_rsp_width>*          xbar_rsp_d;
220    DspinLocalCrossbar<dspin_cmd_width>*          xbar_m2p_c;
221    DspinLocalCrossbar<dspin_rsp_width>*          xbar_p2m_c;
222    DspinLocalCrossbar<dspin_cmd_width>*          xbar_clack_c;
223
224    VirtualDspinRouter<dspin_cmd_width>*          router_cmd;
225    VirtualDspinRouter<dspin_rsp_width>*          router_rsp;
226
227    TsarXbarCluster( sc_module_name                     insname,
228                     size_t                             nb_procs,      // processors
229                     size_t                             nb_ttys,       // TTY terminals
230                     size_t                             nb_dmas,       //  DMA channels
231                     size_t                             x,             // x coordinate
232                     size_t                             y,             // y coordinate
233                     size_t                             cluster,       // y + ymax*x
234                     const soclib::common::MappingTable &mtd,          // internal
235                     const soclib::common::MappingTable &mtx,          // external
236                     size_t                             x_width,       // x field bits
237                     size_t                             y_width,       // y field bits
238                     size_t                             l_width,       // l field bits
239                     size_t                             tgtid_memc,
240                     size_t                             tgtid_xicu,
241                     size_t                             tgtid_mdma,
242                     size_t                             tgtid_fbuf,
243                     size_t                             tgtid_mtty,
244                     size_t                             tgtid_brom,
245                     size_t                             tgtid_mnic,
246                     size_t                             tgtid_chbuf,
247                     size_t                             tgtid_bdev,
248                     size_t                             memc_ways,
249                     size_t                             memc_sets,
250                     size_t                             l1_i_ways,
251                     size_t                             l1_i_sets,
252                     size_t                             l1_d_ways,
253                     size_t                             l1_d_sets,
254                     size_t                             xram_latency,  // external ram
255                     bool                               io,            // I/O cluster
256                     size_t                             xfb,           // fbf pixels
257                     size_t                             yfb,           // fbf lines
258                     char*                              disk_name,     // virtual disk
259                     size_t                             block_size,    // block size
260                     size_t                             nic_channels,  // number channels
261                     char*                              nic_rx_name,   // filename rx
262                     char*                              nic_tx_name,   // filename tx
263                     uint32_t                           nic_timeout,   // cycles
264                     size_t                             chbufdma_channels,  // number channels
265                     const Loader                       &loader,
266                     uint32_t                           frozen_cycles,
267                     uint32_t                           start_debug_cycle,
268                     bool                               memc_debug_ok,
269                     bool                               proc_debug_ok);
270
271};
272}}
273
274#endif
Note: See TracBrowser for help on using the repository browser.