source: trunk/platforms/tsar_generic_xbar/tsar_xbar_cluster/caba/source/include/tsar_xbar_cluster.h @ 602

Last change on this file since 602 was 602, checked in by cfuguet, 9 years ago

Adding IRQ from memory cache for error signalization.

In the tsar_xbar_generic platform, the IRQ has been
connected to the port HWI 30.

In the tsar_mono_mmu, the IRQ has been connected to
the port HWI 2.

File size: 12.8 KB
Line 
1//////////////////////////////////////////////////////////////////////////////
2// File: tsar_xbar_cluster.h
3// Author: Alain Greiner
4// Copyright: UPMC/LIP6
5// Date : march 2013
6// This program is released under the GNU public license
7//////////////////////////////////////////////////////////////////////////////
8
9#ifndef SOCLIB_CABA_TSAR_XBAR_CLUSTER_H
10#define SOCLIB_CABA_TSAR_XBAR_CLUSTER_H
11
12#include <systemc>
13#include <sys/time.h>
14#include <iostream>
15#include <sstream>
16#include <cstdlib>
17#include <cstdarg>
18
19#include "gdbserver.h"
20#include "mapping_table.h"
21#include "mips32.h"
22#include "vci_simple_ram.h"
23#include "vci_simple_rom.h"
24#include "vci_xicu.h"
25#include "dspin_local_crossbar.h"
26#include "vci_dspin_initiator_wrapper.h"
27#include "vci_dspin_target_wrapper.h"
28#include "virtual_dspin_router.h"
29#include "vci_multi_tty.h"
30#include "vci_multi_nic.h"
31#include "vci_chbuf_dma.h"
32#include "vci_block_device_tsar.h"
33#include "vci_framebuffer.h"
34#include "vci_multi_dma.h"
35#include "vci_mem_cache.h"
36#include "vci_cc_vcache_wrapper.h"
37#include "vci_simhelper.h"
38
39namespace soclib { namespace caba {
40
41///////////////////////////////////////////////////////////////////////////
42template<size_t dspin_cmd_width,
43         size_t dspin_rsp_width,
44         typename vci_param_int,
45         typename vci_param_ext>  class TsarXbarCluster
46///////////////////////////////////////////////////////////////////////////
47    : public soclib::caba::BaseModule
48{
49    public:
50
51    // Used in destructor
52    size_t n_procs;
53
54    // Ports
55    sc_in<bool>                                     p_clk;
56    sc_in<bool>                                     p_resetn;
57    soclib::caba::DspinOutput<dspin_cmd_width>      **p_cmd_out;
58    soclib::caba::DspinInput<dspin_cmd_width>       **p_cmd_in;
59    soclib::caba::DspinOutput<dspin_rsp_width>      **p_rsp_out;
60    soclib::caba::DspinInput<dspin_rsp_width>       **p_rsp_in;
61
62    // interrupt signals
63    sc_signal<bool>         signal_false;
64    sc_signal<bool>         signal_proc_it[8];
65    sc_signal<bool>         signal_irq_mdma[8];
66    sc_signal<bool>         signal_irq_mtty[23];
67    sc_signal<bool>         signal_irq_mnic_rx[8];  // unused
68    sc_signal<bool>         signal_irq_mnic_tx[8];  // unused
69    sc_signal<bool>         signal_irq_chbuf[8];  // unused
70    sc_signal<bool>         signal_irq_memc;
71    sc_signal<bool>         signal_irq_bdev;
72
73    // DSPIN signals between DSPIN routers and local_crossbars
74    DspinSignals<dspin_cmd_width>   signal_dspin_cmd_l2g_d;
75    DspinSignals<dspin_cmd_width>   signal_dspin_cmd_g2l_d;
76    DspinSignals<dspin_cmd_width>   signal_dspin_m2p_l2g_c;
77    DspinSignals<dspin_cmd_width>   signal_dspin_m2p_g2l_c;
78    DspinSignals<dspin_cmd_width>   signal_dspin_clack_l2g_c;
79    DspinSignals<dspin_cmd_width>   signal_dspin_clack_g2l_c;
80    DspinSignals<dspin_rsp_width>   signal_dspin_rsp_l2g_d;
81    DspinSignals<dspin_rsp_width>   signal_dspin_rsp_g2l_d;
82    DspinSignals<dspin_rsp_width>   signal_dspin_p2m_l2g_c;
83    DspinSignals<dspin_rsp_width>   signal_dspin_p2m_g2l_c;
84
85    // Direct VCI signals to VCI/DSPIN wrappers
86    VciSignals<vci_param_int>       signal_vci_ini_proc[8];
87    VciSignals<vci_param_int>       signal_vci_ini_mdma;
88    VciSignals<vci_param_int>       signal_vci_ini_bdev;
89    VciSignals<vci_param_int>       signal_vci_ini_chbuf;
90
91    VciSignals<vci_param_int>       signal_vci_tgt_memc;
92    VciSignals<vci_param_int>       signal_vci_tgt_xicu;
93    VciSignals<vci_param_int>       signal_vci_tgt_mdma;
94    VciSignals<vci_param_int>       signal_vci_tgt_mtty;
95    VciSignals<vci_param_int>       signal_vci_tgt_bdev;
96    VciSignals<vci_param_int>       signal_vci_tgt_brom;
97    VciSignals<vci_param_int>       signal_vci_tgt_fbuf;
98    VciSignals<vci_param_int>       signal_vci_tgt_mnic;
99    VciSignals<vci_param_int>       signal_vci_tgt_chbuf;
100    VciSignals<vci_param_int>       signal_vci_tgt_simh;
101
102    // Direct DSPIN signals to local crossbars
103    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_proc_i[8];
104    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_proc_i[8];
105    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mdma_i;
106    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mdma_i;
107    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_bdev_i;
108    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_bdev_i;
109    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_chbuf_i;
110    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_chbuf_i;
111
112    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_memc_t;
113    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_memc_t;
114    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_xicu_t;
115    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_xicu_t;
116    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mdma_t;
117    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mdma_t;
118    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mtty_t;
119    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mtty_t;
120    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_bdev_t;
121    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_bdev_t;
122    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_brom_t;
123    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_brom_t;
124    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_fbuf_t;
125    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_fbuf_t;
126    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_mnic_t;
127    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_mnic_t;
128    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_chbuf_t;
129    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_chbuf_t;
130    DspinSignals<dspin_cmd_width>     signal_dspin_cmd_simh_t;
131    DspinSignals<dspin_rsp_width>     signal_dspin_rsp_simh_t;
132
133    // Coherence DSPIN signals to local crossbar
134    DspinSignals<dspin_cmd_width>     signal_dspin_m2p_memc;
135    DspinSignals<dspin_cmd_width>     signal_dspin_clack_memc;
136    DspinSignals<dspin_rsp_width>     signal_dspin_p2m_memc;
137    DspinSignals<dspin_cmd_width>     signal_dspin_m2p_proc[8];
138    DspinSignals<dspin_cmd_width>     signal_dspin_clack_proc[8];
139    DspinSignals<dspin_rsp_width>     signal_dspin_p2m_proc[8];
140
141    // external RAM to MEMC VCI signal
142    VciSignals<vci_param_ext>         signal_vci_xram;
143
144    // Components
145
146    VciCcVCacheWrapper<vci_param_int,
147                       dspin_cmd_width,
148                       dspin_rsp_width,
149                       GdbServer<Mips32ElIss> >*  proc[8];
150
151    VciDspinInitiatorWrapper<vci_param_int,
152                             dspin_cmd_width,
153                             dspin_rsp_width>*    wi_proc[8];
154
155    VciMemCache<vci_param_int,
156                vci_param_ext,
157                dspin_rsp_width,
158                dspin_cmd_width>*                 memc;
159
160    VciDspinTargetWrapper<vci_param_int,
161                          dspin_cmd_width,
162                          dspin_rsp_width>*       wt_memc;
163
164    VciXicu<vci_param_int>*                       xicu;
165
166    VciDspinTargetWrapper<vci_param_int,
167                          dspin_cmd_width,
168                          dspin_rsp_width>*       wt_xicu;
169
170    VciMultiDma<vci_param_int>*                   mdma;
171
172    VciDspinInitiatorWrapper<vci_param_int,
173                             dspin_cmd_width,
174                             dspin_rsp_width>*    wi_mdma;
175
176    VciDspinTargetWrapper<vci_param_int,
177                          dspin_cmd_width,
178                          dspin_rsp_width>*       wt_mdma;
179
180    VciSimpleRam<vci_param_ext>*                  xram;
181
182    VciSimpleRom<vci_param_int>*                  brom;
183
184    VciDspinTargetWrapper<vci_param_int,
185                          dspin_cmd_width,
186                          dspin_rsp_width>*       wt_brom;
187
188    VciMultiTty<vci_param_int>*                   mtty;
189
190    VciDspinTargetWrapper<vci_param_int,
191                          dspin_cmd_width,
192                          dspin_rsp_width>*       wt_mtty;
193
194    VciSimhelper<vci_param_int>*                  simhelper;
195
196    VciDspinTargetWrapper<vci_param_int,
197                          dspin_cmd_width,
198                          dspin_rsp_width>*       wt_simhelper;
199
200
201    VciFrameBuffer<vci_param_int>*                fbuf;
202
203    VciDspinTargetWrapper<vci_param_int,
204                          dspin_cmd_width,
205                          dspin_rsp_width>*       wt_fbuf;
206
207    VciMultiNic<vci_param_int>*                   mnic;
208
209    VciDspinTargetWrapper<vci_param_int,
210                          dspin_cmd_width,
211                          dspin_rsp_width>*       wt_mnic;
212
213    VciChbufDma<vci_param_int>*                   chbuf;
214
215    VciDspinTargetWrapper<vci_param_int,
216                          dspin_cmd_width,
217                          dspin_rsp_width>*       wt_chbuf;
218
219    VciDspinInitiatorWrapper<vci_param_int,
220                          dspin_cmd_width,
221                          dspin_rsp_width>*       wi_chbuf;
222
223    VciBlockDeviceTsar<vci_param_int>*            bdev;
224
225    VciDspinInitiatorWrapper<vci_param_int,
226                             dspin_cmd_width,
227                             dspin_rsp_width>*    wi_bdev;
228
229    VciDspinTargetWrapper<vci_param_int,
230                          dspin_cmd_width,
231                          dspin_rsp_width>*       wt_bdev;
232
233    DspinLocalCrossbar<dspin_cmd_width>*          xbar_cmd_d;
234    DspinLocalCrossbar<dspin_rsp_width>*          xbar_rsp_d;
235    DspinLocalCrossbar<dspin_cmd_width>*          xbar_m2p_c;
236    DspinLocalCrossbar<dspin_rsp_width>*          xbar_p2m_c;
237    DspinLocalCrossbar<dspin_cmd_width>*          xbar_clack_c;
238
239    VirtualDspinRouter<dspin_cmd_width>*          router_cmd;
240    VirtualDspinRouter<dspin_rsp_width>*          router_rsp;
241
242    TsarXbarCluster( sc_module_name                     insname,
243                     size_t                             nb_procs,      // processors
244                     size_t                             nb_ttys,       // TTY terminals
245                     size_t                             nb_dmas,       //  DMA channels
246                     size_t                             x,             // x coordinate
247                     size_t                             y,             // y coordinate
248                     size_t                             cluster,       // y + ymax*x
249                     const soclib::common::MappingTable &mtd,          // internal
250                     const soclib::common::MappingTable &mtx,          // external
251                     size_t                             x_width,       // x field bits
252                     size_t                             y_width,       // y field bits
253                     size_t                             l_width,       // l field bits
254                     size_t                             tgtid_memc,
255                     size_t                             tgtid_xicu,
256                     size_t                             tgtid_mdma,
257                     size_t                             tgtid_fbuf,
258                     size_t                             tgtid_mtty,
259                     size_t                             tgtid_brom,
260                     size_t                             tgtid_mnic,
261                     size_t                             tgtid_chbuf,
262                     size_t                             tgtid_bdev,
263                     size_t                             tgtid_simh,
264                     size_t                             memc_ways,
265                     size_t                             memc_sets,
266                     size_t                             l1_i_ways,
267                     size_t                             l1_i_sets,
268                     size_t                             l1_d_ways,
269                     size_t                             l1_d_sets,
270                     size_t                             xram_latency,  // external ram
271                     bool                               io,            // I/O cluster
272                     size_t                             xfb,           // fbf pixels
273                     size_t                             yfb,           // fbf lines
274                     char*                              disk_name,     // virtual disk
275                     size_t                             block_size,    // block size
276                     size_t                             nic_channels,  // number channels
277                     char*                              nic_rx_name,   // filename rx
278                     char*                              nic_tx_name,   // filename tx
279                     uint32_t                           nic_timeout,   // cycles
280                     size_t                             chbufdma_channels,  // number channels
281                     const Loader                       &loader,
282                     uint32_t                           frozen_cycles,
283                     uint32_t                           start_debug_cycle,
284                     bool                               memc_debug_ok,
285                     bool                               proc_debug_ok);
286
287    ~TsarXbarCluster();
288
289};
290}}
291
292#endif
Note: See TracBrowser for help on using the repository browser.