Offre d’emploi Sorbonne Université : Conception de circuit de gestion de
puissance intégrée CMOS pour une téléalimentation d’un
dispositif biomédical implantable
English Version available: click on the flag at the right
Début : mars-avril 2020
Nature du contrat : CDD post-doctoral, 12
mois
Poste : post-doc/ingénieur de recherche selon le profil du candidat
Rémunération : selon le profil et l’expérience du candidat
Lieu : Sorbonne Université, campus de Jussieu, 4, place Jussieu, 75005 Paris
Description du poste : Dans le cadre d’un projet ANR BIOMEN impliquant
plusieurs partenaires académique du domaine de la micro-électronique et des
applications biomédicales, le laboratoire LIP6 recrute un ingénieur
électronicien pour un projet de recherche sur la conception d’un circuit intégré (un ASIC)
d’une PMIC (Power Management Integrated Circuit) pour un capteur d’énergie
magnétoélectrique implanté dans le corps humain. Il s’agit de proposer
l’architecture et son implémentation au niveau transistor pour répondre à un
cahier des charges précis défini, d’une part, par les partenaires concepteurs
du capteur magnétoélectrique (le L2E, le coordinateur du projet Biomen), et d’autre part, par les besoins de la charge
électrique à alimenter. Cette étude sera réalisée en technologie 0.35um CMOS du
fondeur AMS en collaboration étroite
avec le L2E.
En plus des activités techniques, le candidat recruté
participera à la rédaction d’articles scientifique pour des journaux et
conférences internationaux et à la rédaction de la documentation technique et
des rapport en lien à son activité.
Description de l’équipe d’accueil : Le laboratoire LIP6 est une unité de recherche en
informatique et électronique mixte (UMR
CNRS 7606) comptant plus de 170 chercheurs permanents. Situé sur le
campus de Jussieu (Paris 5e), il est rattaché à Sorbonne Université
qui est la plus grande université française. Le projet se déroule au sein de
l’équipe CIAN (Circuits Intégrés Analogiques et Numériques) ayant une expertise
reconnue dans la conception de systèmes et circuits intégrés hétérogènes pour
les systèmes à très basses consommations.
Profil souhaité du candidat : Le candidat doit avoir un profil d’électronicien
et avoir une expérience pratique en conception de circuits intégrés analogiques
dans la technologie CMOS avec l’utilisation de l’environnement Cadence. Des
connaissances en électronique de puissance sont fortement souhaitées.
Dimension académique de l’emploi : l’environnement du laboratoire est propice à une
expérience post-doctorale. L’équipe d’accueil a une
expertise solide dans le domaine des interfaces avec des
capteurs/micro-convertisseurs d’énergie, et le candidat sera encouragé à faire
des publications scientifiques sur son travail et à prendre part à la vie
scientifique de l’équipe d’accueil.
Contact : Merci d’envoyer le CV, la lettre de motivation et
l’information sur les références à Dimitri Galayko dimitri.galayko [at] lip6.fr et Amine Rhouni
amine.rhouni [at] lip6.fr