Encadrement
- Ingénieur d'étude :
- Bita Darwich, "Modélisation de l'IR-Drop dans les circuits fortement submicroniques", septembre 2008/juin 2010
- en M2 :
- Pierre Aumeny, "Méthode empirique pour déterminer la zone où la chute de tension liée à l'IR-DROP est maximale", avril/septembre 2010
- Karim Awad, "Technique de modélisation des portes logiques CMOS dans les technologies submicroniques", avril/septembre 2008
- Emmanuel David, "Modèle d’évaluation du bruit de diaphonie dans les circuits CMOS submicroniques.", janvier/juin 2002
- Ghislain Despesse, "Méthode de réduction de réseaux RC.", janvier/juin 2002
- Christian Cardeau, "Un modèle d’évaluation des bruits de diaphonie dans les circuits submicroniques.", janvier/septembre 2001
- en M1 :
- Rémi Usai et Stéphane Laurent, "Réalisation VLSI d'un processeur élémentaire à but pédagogique", février/juin 2011
- Nizar Guedidi, "Enrichissement de descriptions VHDL comportementales avec des informations temporelle"s, février/juin 2009
- Madji Allegue, "Comparaison de deux simulateurs de MIPS", février/juin 2008
- Vassil Todoroff, "Outil de simplification de netlist extraites", février/juin 2004