source: branches/reconfiguration/modules/vci_cc_vcache_wrapper/caba/metadata/vci_cc_vcache_wrapper.sd @ 865

Last change on this file since 865 was 865, checked in by cfuguet, 10 years ago

reconf: introducing the CC_TEST FSM in the vci_mem_cache

  • This FSM receives commands from the CC_RECEIVE FSM and acknowledge them through the CLEANUP and CC_SEND FSM.
  • This commit is incomplete. The communication between the CC_TEST FSM and the CLEANUP and CC_SEND FSMs is not completely implemented.
File size: 2.8 KB
RevLine 
[839]1
2# -*- python -*-
3
[840]4Module('caba:reconf:vci_cc_vcache_wrapper',
5        classname = 'soclib::caba::VciCcVCacheWrapper',
[839]6
[840]7        tmpl_parameters = [
[839]8            parameter.Module('vci_param', default = 'caba:vci_param'),
9            parameter.Int('dspin_in_width'),
10            parameter.Int('dspin_out_width'),
[840]11            parameter.Module('iss_t')
[839]12        ],
13
[840]14        header_files = [ '../source/include/vci_cc_vcache_wrapper.h' ],
[839]15
[840]16        implementation_files = [ '../source/src/vci_cc_vcache_wrapper.cpp' ],
[839]17
[840]18        uses = [
[839]19            Uses('caba:base_module'),
20            Uses('common:mapping_table'),
[840]21            Uses('common:iss2'),
22            Uses('caba:multi_write_buffer'),
23            Uses('caba:generic_fifo'),
24            Uses('caba:generic_cache_tsar',
25                addr_t = parameter.StringExt('sc_dt::sc_uint<%d> ',
[839]26                parameter.Reference('addr_size'))),
[840]27            Uses('caba:generic_tlb',
28                addr_t = parameter.StringExt('sc_dt::sc_uint<%d> ',
[839]29                parameter.Reference('addr_size'))),
[840]30            Uses('common:address_masking_table',
31                data_t = parameter.StringExt('sc_dt::sc_uint<%d> ',
[839]32                parameter.Reference('addr_size'))
33            ),
[865]34            Uses('caba:reconf:dspin_dhccp_param'),
[839]35        ],
36
[840]37        ports = [
[839]38            Port('caba:vci_initiator', 'p_vci'),
[840]39            Port('caba:dspin_input', 'p_dspin_m2p',
[839]40                  dspin_data_size = parameter.Reference('dspin_in_width')),
[840]41            Port('caba:dspin_output', 'p_dspin_p2m',
[839]42                  dspin_data_size = parameter.Reference('dspin_out_width')),
[840]43            Port('caba:dspin_input', 'p_dspin_clack',
[839]44                  dspin_data_size = parameter.Reference('dspin_in_width')),
[840]45            Port('caba:bit_in','p_irq', parameter.Constant('n_irq')),
46            Port('caba:bit_in', 'p_resetn', auto = 'resetn'),
47            Port('caba:clock_in', 'p_clk', auto = 'clock')
[839]48        ],
49
[840]50        instance_parameters = [
[839]51            parameter.Int('proc_id'),
[840]52            parameter.Module('mt', 'common:mapping_table'),
53            parameter.Module('mc', 'common:mapping_table'),
54            parameter.IntTab('initiator_rw_index'),
55            parameter.IntTab('initiator_c_index'),
56            parameter.IntTab('target_index'),
57            parameter.Int('itlb_ways'),
58            parameter.Int('itlb_sets'),
59            parameter.Int('dtlb_ways'),
60            parameter.Int('dtlb_sets'),
61            parameter.Int('icache_ways'),
62            parameter.Int('icache_sets'),
63            parameter.Int('icache_words'),
64            parameter.Int('dcache_ways'),
65            parameter.Int('dcache_sets'),
66            parameter.Int('dcache_words'),
67            parameter.Int('wbuf_nlines'),
68            parameter.Int('wbuf_nwords'),
69            parameter.Int('max_frozen_cycles')
[839]70        ],
71)
72
Note: See TracBrowser for help on using the repository browser.