source: trunk/platforms/tsar_generic_iob/arch.py @ 731

Last change on this file since 731 was 730, checked in by alain, 10 years ago

Introducing distributed page_tables and kernel code in arch.py for the
tsar_generic_iob platform.

  • Property svn:executable set to *
File size: 13.5 KB
Line 
1#!/usr/bin/env python
2
3from mapping import *
4
5#######################################################################################
6#   file   : arch.py  (for the tsar_generic_iob architecture)
7#   date   : may 2014
8#   author : Alain Greiner
9#######################################################################################
10#  This file contains a mapping generator for the "tsar_generic_iob" platform.
11#  This includes both the hardware architecture (clusters, processors, peripherals,
12#  physical space segmentation) and the mapping of all kernel objects (global vsegs).
13#  This platform includes 6 external peripherals, accessible through two IO_Bridge
14#  components located in cluster [0,0] and cluster [x_size-1, y_size-1].
15#  Available peripherals are: TTY, BDV, FBF, ROM, NIC, CMA.
16#
17#  The "constructor" parameters are:
18#  - x_size         : number of clusters in a row
19#  - y_size         : number of clusters in a column
20#  - nb_procs       : number of processors per cluster
21#
22#  The "hidden" platform parameters are:
23#  - nb_ttys        : number of TTY channels
24#  - nb_nics        : number of NIC channels
25#  - fbf_width      : frame_buffer width = frame_buffer heigth
26#  - x_io           : cluster_io x coordinate
27#  - y_io           : cluster_io y coordinate
28#  - x_width        : number of bits for x coordinate
29#  - y_width        : number of bits for y coordinate
30#  - paddr_width    : number of bits for physical address
31#  - irq_per_proc   : number of input IRQs per processor
32#  - use_ramdisk    : use a ramdisk when True
33#  - peri_increment : address increment for replicated peripherals
34####################################################################################
35
36########################
37def arch( x_size    = 2,
38          y_size    = 2,
39          nb_procs  = 2 ):
40
41    ### define architecture constants
42
43    nb_ttys        = 1
44    nb_nics        = 2 
45    fbf_width      = 1024
46    x_io           = 0
47    y_io           = 0
48    x_width        = 4
49    y_width        = 4
50    paddr_width    = 40
51    irq_per_proc   = 4
52    use_ramdisk    = False
53    peri_increment = 0x10000
54                 
55    ### parameters checking
56
57    assert( nb_procs <= 4 )
58
59    assert( (x_size == 1) or (x_size == 2) or (x_size == 4) 
60             or (y_size == 8) or (x_size == 16) )
61
62    assert( (y_size == 1) or (y_size == 2) or (y_size == 4) 
63             or (y_size == 8) or (y_size == 16) )
64
65    assert( nb_ttys == 1 )
66
67    assert( ((x_io == 0) and (y_io == 0)) or
68            ((x_io == x_size-1) and (y_io == y_size-1)) )
69
70    platform_name  = 'tsar_iob_%d_%d_%d' % ( x_size, y_size, nb_procs )
71   
72    ### define physical segments
73
74    ram_base = 0x0000000000
75    ram_size = 0x4000000                   # 64 Mbytes
76
77    xcu_base = 0x00B0000000 
78    xcu_size = 0x1000                      # 4 Kbytes
79
80    dma_base = 0x00B1000000
81    dma_size = 0x1000 * nb_procs           # 4 Kbytes * nb_procs
82
83    mmc_base = 0x00B2000000 
84    mmc_size = 0x1000                      # 4 Kbytes
85
86    offset_io = ((x_io << y_width) + y_io) << (paddr_width - x_width - y_width)
87
88    bdv_base  = 0x00B3000000 + offset_io
89    bdv_size  = 0x1000                     # 4kbytes
90
91    tty_base  = 0x00B4000000 + offset_io
92    tty_size  = 0x4000                     # 16 Kbytes
93
94    nic_base  = 0x00B5000000 + offset_io
95    nic_size  = 0x80000                    # 512 kbytes
96
97    cma_base  = 0x00B6000000 + offset_io
98    cma_size  = 0x1000 * 2 * nb_nics       # 4 kbytes * 2 * nb_nics
99
100    fbf_base  = 0x00B7000000 + offset_io
101    fbf_size  = fbf_width * fbf_width      # fbf_width * fbf_width bytes
102
103    pic_base  = 0x00B8000000 + offset_io
104    pic_size  = 0x1000                     # 4 Kbytes
105
106    iob_base  = 0x00BE000000 + offset_io
107    iob_size  = 0x1000                     # 4kbytes
108
109    rom_base  = 0x00BFC00000 + offset_io
110    rom_size  = 0x4000                     # 16 Kbytes
111
112    ### define  bootloader vsegs base addresses
113
114    boot_mapping_vbase   = 0x00000000      # ident
115    boot_mapping_size    = 0x00040000      # 256 Kbytes
116
117    boot_code_vbase      = 0x00040000      # ident
118    boot_code_size       = 0x00020000      # 128 Kbytes
119 
120    boot_data_vbase      = 0x00060000      # ident
121    boot_data_size       = 0x00010000      # 64 Kbytes
122
123    boot_buffer_vbase    = 0x00070000      # ident
124    boot_buffer_size     = 0x00060000      # 384 Kbytes
125
126    boot_stack_vbase     = 0x000D0000      # ident
127    boot_stack_size      = 0x00050000      # 320 Kbytes
128
129    ### define kernel vsegs base addresses
130
131    kernel_code_vbase    = 0x80000000           
132    kernel_code_size     = 0x00020000      # 128 Kbytes
133
134    kernel_data_vbase    = 0x80020000
135    kernel_data_size     = 0x00060000      # 384 Kbytes
136
137    kernel_uncdata_vbase = 0x80080000
138    kernel_uncdata_size  = 0x00040000      # 256 Kbytes
139
140    kernel_init_vbase    = 0x800C0000
141    kernel_init_size     = 0x00010000      # 64 Kbytes
142
143    kernel_sched_vbase   = 0xF0000000            # distributed in all clusters
144    kernel_sched_size    = 0x1000 * nb_procs     # 4 kbytes per processor
145
146    ### create mapping
147
148    mapping = Mapping( name           = platform_name, 
149                       x_size         = x_size,       
150                       y_size         = y_size,       
151                       procs_max      = nb_procs,     
152                       x_width        = x_width,       
153                       y_width        = y_width,       
154                       paddr_width    = paddr_width,   
155                       coherence      = True,         
156                       irq_per_proc   = irq_per_proc, 
157                       use_ramdisk    = use_ramdisk, 
158                       x_io           = x_io,         
159                       y_io           = y_io,
160                       peri_increment = peri_increment )         
161
162    ###  external peripherals (accessible in cluster[0,0] only for this mapping)
163
164    iob = mapping.addPeriph( 'IOB', base = iob_base, size = iob_size, ptype = 'IOB' )
165
166    bdv = mapping.addPeriph( 'BDV', base = bdv_base, size = bdv_size, ptype = 'IOC', subtype = 'BDV' )
167
168    tty = mapping.addPeriph( 'TTY', base = tty_base, size = tty_size, ptype = 'TTY', channels = nb_ttys )
169
170    nic = mapping.addPeriph( 'NIC', base = nic_base, size = nic_size, ptype = 'NIC', channels = nb_nics ) 
171
172    cma = mapping.addPeriph( 'CMA', base = cma_base, size = cma_size, ptype = 'CMA', channels = 2*nb_nics )
173
174    fbf = mapping.addPeriph( 'FBF', base = fbf_base, size = fbf_size, ptype = 'FBF', arg = fbf_width )
175
176    rom = mapping.addPeriph( 'ROM', base = rom_base, size = rom_size, ptype = 'ROM' )
177
178    pic = mapping.addPeriph( 'PIC', base = pic_base, size = pic_size, ptype = 'PIC', channels = 32 )
179
180    mapping.addIrq( pic, index = 0, isrtype = 'ISR_NIC_RX', channel = 0 )
181    mapping.addIrq( pic, index = 1, isrtype = 'ISR_NIC_RX', channel = 1 )
182
183    mapping.addIrq( pic, index = 2, isrtype = 'ISR_NIC_TX', channel = 0 )
184    mapping.addIrq( pic, index = 3, isrtype = 'ISR_NIC_TX', channel = 1 )
185
186    mapping.addIrq( pic, index = 4, isrtype = 'ISR_CMA'   , channel = 0 )
187    mapping.addIrq( pic, index = 5, isrtype = 'ISR_CMA'   , channel = 1 )
188    mapping.addIrq( pic, index = 6, isrtype = 'ISR_CMA'   , channel = 2 )
189    mapping.addIrq( pic, index = 7, isrtype = 'ISR_CMA'   , channel = 3 )
190
191    mapping.addIrq( pic, index = 8, isrtype = 'ISR_BDV'   , channel = 0 )
192
193    mapping.addIrq( pic, index = 9, isrtype = 'ISR_TTY_RX', channel = 0 )
194
195    ### hardware components replicated in all clusters   
196
197    for x in xrange( x_size ):
198        for y in xrange( y_size ):
199            cluster_xy = (x << y_width) + y;
200            offset     = cluster_xy << (paddr_width - x_width - y_width)
201
202            ram = mapping.addRam( 'RAM', base = ram_base + offset, size = ram_size )
203
204            mmc = mapping.addPeriph( 'MMC', base = mmc_base + offset, size = mmc_size, 
205                                     ptype = 'MMC' )
206
207            dma = mapping.addPeriph( 'DMA', base = dma_base + offset, size = dma_size, 
208                                     ptype = 'DMA', channels = nb_procs ) 
209
210            xcu = mapping.addPeriph( 'XCU', base = xcu_base + offset, size = xcu_size, 
211                                     ptype = 'XCU', channels = nb_procs * irq_per_proc, arg = 16 )
212
213            # MMC IRQ replicated in all clusters
214            mapping.addIrq( xcu, index = 0, isrtype = 'ISR_MMC' )
215
216            # processors
217            for p in xrange ( nb_procs ):
218                mapping.addProc( x, y, p )
219
220    ### global vsegs for boot_loader / identity mapping
221
222    mapping.addGlobal( 'seg_boot_mapping', boot_mapping_vbase, boot_mapping_size,
223                       'C_W_', vtype = 'BLOB'  , x = 0, y = 0, pseg = 'RAM',
224                       identity = True )
225
226    mapping.addGlobal( 'seg_boot_code', boot_code_vbase, boot_code_size,
227                       'CXW_', vtype = 'BUFFER', x = 0, y = 0, pseg = 'RAM',
228                       identity = True )
229
230    mapping.addGlobal( 'seg_boot_data', boot_data_vbase, boot_data_size,
231                       'C_W_', vtype = 'BUFFER', x = 0, y = 0, pseg = 'RAM',
232                       identity = True )
233
234    mapping.addGlobal( 'seg_boot_buffer', boot_buffer_vbase, boot_buffer_size,
235                       'C_W_', vtype = 'BUFFER', x = 0, y = 0, pseg = 'RAM',
236                       identity = True )
237
238    mapping.addGlobal( 'seg_boot_stack', boot_stack_vbase, boot_stack_size,
239                       'C_W_', vtype = 'BUFFER', x = 0, y = 0, pseg = 'RAM',
240                       identity = True )
241
242    ### local global vsegs for kernel / same virtual address / different physical address
243
244    for x in xrange( x_size ):
245        for y in xrange( y_size ):
246            cluster_xy = (x << y_width) + y;
247
248            mapping.addGlobal( 'seg_kernel_code', kernel_code_vbase, kernel_code_size,
249                               'CXW_', vtype = 'ELF', x = x , y = y , pseg = 'RAM',
250                               binpath = 'build/kernel/kernel.elf', local = True )
251
252            mapping.addGlobal( 'seg_kernel_init', kernel_init_vbase, kernel_init_size,
253                               'CXW_', vtype = 'ELF', x = x , y = y , pseg = 'RAM',
254                               binpath = 'build/kernel/kernel.elf', local = True )
255
256    ### shared global vsegs for kernel
257
258    mapping.addGlobal( 'seg_kernel_data', kernel_data_vbase, kernel_data_size, 
259                       'C_W_', vtype = 'ELF', x = 0, y = 0, pseg = 'RAM', 
260                       binpath = 'build/kernel/kernel.elf', local = False )
261
262    mapping.addGlobal( 'seg_kernel_uncdata', kernel_uncdata_vbase, kernel_uncdata_size,
263                       '__W_', vtype = 'ELF', x = 0, y = 0, pseg = 'RAM', 
264                       binpath = 'build/kernel/kernel.elf', local = False )
265
266    ### global vsegs for external peripherals / identity mapping
267
268    mapping.addGlobal( 'seg_iob', iob_base, iob_size, '__W_', 
269                       vtype = 'PERI', x = 0, y = 0, pseg = 'IOB', 
270                       identity = True )
271
272    mapping.addGlobal( 'seg_bdv', bdv_base, bdv_size, '__W_', 
273                       vtype = 'PERI', x = 0, y = 0, pseg = 'BDV',
274                       identity = True )
275
276    mapping.addGlobal( 'seg_tty', tty_base, tty_size, '__W_', 
277                       vtype = 'PERI', x = 0, y = 0, pseg = 'TTY',
278                       identity = True )
279
280    mapping.addGlobal( 'seg_nic', nic_base, nic_size, '__W_', 
281                       vtype = 'PERI', x = 0, y = 0, pseg = 'NIC',
282                       identity = True )
283
284    mapping.addGlobal( 'seg_cma', cma_base, cma_size, '__W_', 
285                       vtype = 'PERI', x = 0, y = 0, pseg = 'CMA',
286                       identity = True )
287
288    mapping.addGlobal( 'seg_fbf', fbf_base, fbf_size, '__W_', 
289                       vtype = 'PERI', x = 0, y = 0, pseg = 'FBF',
290                       identity = True )
291
292    mapping.addGlobal( 'seg_pic', pic_base, pic_size, '__W_', 
293                       vtype = 'PERI', x = 0, y = 0, pseg = 'PIC',
294                       identity = True )
295
296    mapping.addGlobal( 'seg_rom', rom_base, rom_size, 'CXW_', 
297                       vtype = 'PERI', x = 0, y = 0, pseg = 'ROM',
298                       identity = True )
299
300    ### global vsegs for internal peripherals, and for schedulers
301    ### name is indexed by (x,y) / vbase address is incremented by (cluster_xy * peri_increment)
302
303    for x in xrange( x_size ):
304        for y in xrange( y_size ):
305            cluster_xy = (x << y_width) + y;
306            offset     = cluster_xy * peri_increment
307
308            mapping.addGlobal( 'seg_xcu_%d_%d' %(x,y), xcu_base + offset, xcu_size,
309                               '__W_', vtype = 'PERI' , x = x , y = y , pseg = 'XCU' )
310
311            mapping.addGlobal( 'seg_dma_%d_%d' %(x,y), dma_base + offset, dma_size,
312                               '__W_', vtype = 'PERI' , x = x , y = y , pseg = 'DMA' )
313
314            mapping.addGlobal( 'seg_mmc_%d_%d' %(x,y), mmc_base + offset, mmc_size,
315                               '__W_', vtype = 'PERI' , x = x , y = y , pseg = 'MMC' )
316
317            mapping.addGlobal( 'seg_sched_%d_%d' %(x,y), kernel_sched_vbase + offset, kernel_sched_size,
318                               'C_W_', vtype = 'SCHED', x = x , y = y , pseg = 'RAM' )
319
320    ### return mapping ###
321
322    return mapping
323
324################################# platform test #######################################################
325
326if __name__ == '__main__':
327
328    mapping = arch( x_size    = 2,
329                    y_size    = 2,
330                    nb_procs  = 2 )
331
332#   print mapping.netbsd_dts()
333
334    print mapping.xml()
335
336#   print mapping.giet_vsegs()
337                     
338
339# Local Variables:
340# tab-width: 4;
341# c-basic-offset: 4;
342# c-file-offsets:((innamespace . 0)(inline-open . 0));
343# indent-tabs-mode: nil;
344# End:
345#
346# vim: filetype=python:expandtab:shiftwidth=4:tabstop=4:softtabstop=4
347
Note: See TracBrowser for help on using the repository browser.